电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS323

产品描述8-BIT SHIFT/STORAGE REGISTER WITH 3-STATE OUTPUTS
文件大小146KB,共5页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 选型对比 全文预览

SN54LS323概述

8-BIT SHIFT/STORAGE REGISTER WITH 3-STATE OUTPUTS

文档预览

下载PDF文档
SN54/74LS323
8-BIT SHIFT/STORAGE REGISTER
WITH 3-STATE OUTPUTS
The SN54 / 74LS323 is an 8-Bit Universal Shift / Storage Register with
3-state outputs. Its function is similar to the SN54 / 74LS299 with the exception
of Synchronous Reset. Parallel load inputs and flip-flop outputs are
multiplexed to minimize pin count. Separate inputs and outputs are provided
for flip-flops Q0 and Q7 to allow easy cascading.
Four operation modes are possible: hold (store), shift left, shift right, and
parallel load. All modes are activated on the LOW-to-HIGH transition of the
Clock.
8-BIT SHIFT/STORAGE REGISTER
WITH 3-STATE OUTPUTS
LOW POWER SCHOTTKY
Common I/O for Reduced Pin Count
Four Operation Modes: Shift Left, Shift Right, Parallel Load and Store
Separate Continuous Inputs and Outputs from Q0 and Q7 Allow Easy
Cascading
Fully Synchronous Reset
3-State Outputs for Bus Oriented Applications
Input Clamp Diodes Limit High-Speed Termination Effects
ESD > 3500 Volts
20
1
J SUFFIX
CERAMIC
CASE 732-03
20
N SUFFIX
PLASTIC
CASE 738-03
1
CONNECTION DIAGRAM DIP
(TOP VIEW)
VCC S1
20 19
DS7 Q7
18
17
I/O7 I/O5 I/O3 I/O1 CP
16 15 14 13 12
DS0
11
NOTE:
The Flatpak version
has the same pinouts
(Connection Diagram) as
the Dual In-Line Package.
20
1
DW SUFFIX
SOIC
CASE 751D-03
ORDERING INFORMATION
SN54LSXXXJ
Ceramic
SN74LSXXXN Plastic
SN74LSXXXDW SOIC
1
S0
8
2
3
4
5
6
7
OE1 OE2 I/O6 I/O4 I/O2 I/O0 Q0
9
10
SR GND
PIN NAMES
HIGH
CP
DS0
DS7
I/On
OE1, OE2
Q0, Q7
S0, S1
SR
Clock Pulse (active positive going edge) Input
Serial Data Input for Right Shift
Serial Data Input for Left Shift
Parallel Data Input or
Parallel Output (3-State) (Note c)
3-State Output Enable (active LOW) Inputs
Serial Outputs (Note b)
Mode Select Inputs
Synchronous Reset (active LOW) Input
LOADING
(Note a)
LOW
0.25 U.L.
0.25 U.L.
0.25 U.L.
0.5 U.L.
15 (7.5) U.L.
0.25 U.L.
5 (2.5) U.L.
0.25 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
1.0 U.L.
65 (25) U.L.
0.5 U.L.
10 U.L.
1 U.L.
0.5 U.L.
NOTES:
a) 1 TTL LOAD = 40
µA
HIGH/1.6 mA LOW.
b) The output LOW drive factor is 2.5 U.L for Military (54) and 5 U.L. for Commercial Temperature Ranges.
c) The output LOW drive factor is 7.5 U.L for Military (54) and 15 U.L. for Commercial Temperature Ranges.
The output HIGH drive factor is 25 U.L. for Military (54) and 65 U.L. for Commercial Temperature Ranges.
FAST AND LS TTL DATA
5-1

SN54LS323相似产品对比

SN54LS323 SN74LS323N
描述 8-BIT SHIFT/STORAGE REGISTER WITH 3-STATE OUTPUTS 8-BIT SHIFT/STORAGE REGISTER WITH 3-STATE OUTPUTS
008 抖动的频域分析
008 抖动的频域分析...
安_然 测试/测量
应用指南——使用4200A-SCS参数分析仪进行最佳电容和AC阻抗测量
C-V测量 各种各样的应用通常要在许多类型的器件上执行电容-电压(C-V) 和AC阻抗测量。例如,C-V 测量用来确定以下器件参数: - MOSCAPs的栅极氧化 ......
eric_wang 能源基础设施
LM324一片芯片4运放2011年国赛测评题目MUTISIM11的仿真
本帖最后由 dontium 于 2015-1-23 12:47 编辑 2011年国赛测评题目MUTISIM11的仿真 LM324一片芯片4运放的应用 本帖最后由 hezeliangl 于 2012-7-26 17:58 编辑 ] ...
hezeliangl 模拟与混合信号
FFT的IP核仿真问题
最近做一个FFT仿真的,纠结了好久了,仿真就是不对,第一帧数据结束之后会出现一个source_eop拉高,导致source_error为10,以后的一帧数据进去之后sink_ready不拉低,也出现了source_eop,导致 ......
zhenpeng25 FPGA/CPLD
电子书进入公模时代:山寨厂称2天做出原型?!
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑 :loveliness:  凡是做消费电子投资的,不管对“山寨”多么不屑于提,但都不得不提防这个“门口野蛮人”。  从U盘、手机、MP3、相机到笔 ......
jameswangsynnex 消费电子
1602显示有问题
uchar table={"123456789 "}; uchar Table1={"i like msp430"} ; uchar m,n,i; //如果把i我设置成全局变量,显示就是完整的。显示123456789. //如果 ......
merlong 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2646  448  1240  2810  648  15  55  24  2  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved