电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB857M000DG

产品描述LVDS Output Clock Oscillator, 857MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB857M000DG概述

LVDS Output Clock Oscillator, 857MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB857M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率857 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LPC1114能不能设置嵌套向量中断?如何设置
小弟最近用LPC1114做东西,想在外部中断里嵌套定时中断,但是发现在外部中断里定时计数器不走,无法中断,但在主函数里就没问题,不知道是不是哪里配置错了 把技术手册看了好多遍没发现有介 ......
f_haizao NXP MCU
DSP与慢速设备接口的实现
DSP是一种高性能的数字信号处理器。由于其具有快速的计算能力和强大的信息处理能力,因此被广泛地应用到工业自动化、国防科研等领域中。与常规单片机相比,DSP的内部结构和时序发生了很大的变化。 ......
黑衣人 DSP 与 ARM 处理器
读ADC温度传感器和VERF+的数据有问题
读通道ADC_16ADC_17注意:必须设置TSVREFE位以激活内部通道:ADCx_IN16(温度传感器)和ADCx_IN17(VREFINT)的转换。通道使能。数字不对。如图是温度。是VERF+万利的板子。...
jobezxy stm32/stm8
【晒心得】TI的频谱分析仪测试EZ430-CHRONOS-433 的无线信号
今天把我在论坛买的EZ430-CHRONOS-433 的无线手表,想通过频谱分析仪测试一下手表的信号,结果测了半天啥也没测到,白忙活了半天。 130133 也不知道为什么,感觉是不是手表的信号太弱了。因为 ......
cat3902982 微控制器 MCU
给小孩冲奶粉太复杂,我们要做一个智能冲奶机
有娃的人有福了,哈哈! 嘿,笔者还未曾有过给小孩冲奶粉的经历,但据说,冲奶粉可没有想象中的那么简单,你得考虑水温,得记着要加几勺、加多少水,不同品牌不同段数的奶粉这些因素又会不同 ......
fish001 无线连接
CAN通讯学习?
最近在学习CAN通信,感觉不知道怎么学习,大侠们有没有好的建议或者参考资料??谢谢啦...
喜鹊王子 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 760  871  853  1504  70  29  50  32  40  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved