电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4064ZC-5TN48C

产品描述Cpld - complex programmable logic devices programmable super fast HI density pld
产品类别半导体    其他集成电路(IC)   
文件大小330KB,共95页
制造商All Sensors
标准  
下载文档 详细参数 全文预览

LC4064ZC-5TN48C在线购买

供应商 器件名称 价格 最低购买 库存  
LC4064ZC-5TN48C - - 点击查看 点击购买

LC4064ZC-5TN48C概述

Cpld - complex programmable logic devices programmable super fast HI density pld

LC4064ZC-5TN48C规格参数

参数名称属性值
ManufactureLattice
产品种类
Product Category
CPLD - Complex Programmable Logic Devices
RoHSYes
ProducispMACH 4064
Number of Macrocells64
Number of Logic Array Blocks - LABs4
Maximum Operating Frequency250 MHz
Delay Time3.7 ns
Number of I/Os484
工作电源电压
Operating Supply Voltage
1.8 V
最大工作温度
Maximum Operating Temperature
+ 90 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-48
Memory TypeEEPROM
最小工作温度
Minimum Operating Temperature
0 C
Number of Product Terms per Mac80
Operating Supply Curre0.08 mA
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
250
电源电压-最大
Supply Voltage - Max
1.9 V
Supply Voltage - Mi1.7 V

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
February 2006
TM
Coolest Power
C
TM
3.3V/2.5V/1.8V In-System Programmable
SuperFAST
TM
High Density PLDs
Data Sheet
Features
High Performance
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
– Automotive: -40 to 130°C junction (T
j
)
• f
MAX
= 400MHz maximum operating frequency
• t
PD
= 2.5ns propagation delay
• Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
• Operation with 3.3V (4000V), 2.5V (4000B) or
1.8V (4000C/Z) supplies
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3V/2.5V/1.8V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10µA (4032Z)
Typical static current 1.3mA (4000C)
1.8V core low dynamic power
ispMACH 4000Z operational down to 1.6V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated
Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
100 TQFP
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 fpBGA
2
176 TQFP
256 fpBGA
176 TQFP
256 fpBGA
1. 3.3V (4000V) only.
2. 128-I/O and 160-I/O configurations.
© 2006 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
ispm4k_22z.2
TI FRAM MSP430 优势产品揭示 (下)
本视频为"FRAM MSP430 优势产品揭示"的下半部分。在上半部分我们着重介绍了FRAM非易失性存储器的新特点和性能优势。这里将深入探讨一下 MSP430FR57xx 系列器件的架构和核心模块以及FRAM的实际应 ......
德州仪器_视频 微控制器 MCU
【EEworld原创教程讨论】正在学习
正在开始学习,希望能够快速的掌握这个片子 ...
文九问道 微控制器 MCU
我刚要学,问几个问题行吧?
额,我现在基本对这个还不知道怎么学。刚来论坛,有几个问题,希望各位能帮忙解答下哈。谢谢 1、ADC采用DMA模式输入时的配置参数? 2、RTC时钟校对过程 3、串口中断接收配置参数 大家不要笑 ......
hirren stm32/stm8
【设计工具】Quartus中FFT模块中文说明
Altera FFT兆核函数2.0.0版简介一.FFT兆核函数简介Altera FFT兆核函数2.0.0版是一个高性能、参数化快速傅立叶变换(FFT)处理器,对Altera Stratix II、Stratix GX、Stratix以及Cyclone器件系列已 ......
GONGHCU FPGA/CPLD
【转帖】无线测控系统通信平台的发展趋势
无线测控系统通信平台的发展趋势 浙江中控软件技术有限公司 陈国朝 摘 要:当前工业现场应用的大部分无线测控系统都使用CDMA/GPRS/GSM作为无线传输单 ......
lyzhangxiang 无线连接
DS1302的问题
我在做一个基于单片机的电子万年历设计,其中用到了DS1302,因为之前没学过,所以不太懂,老师给了一个阳历程序流程图,看不太懂,希望高手可以帮我解释一下这个流程图,谢谢大家!...
qiqishinvzi 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2479  2239  1610  40  1189  33  15  56  29  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved