电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HPL5331KAC-TR

产品描述3A Bus Termination Regulator
文件大小256KB,共20页
制造商ETC1
下载文档 选型对比 全文预览

HPL5331KAC-TR概述

3A Bus Termination Regulator

文档预览

下载PDF文档
HPL5331
3A Bus Termination Regulator
Features
Provide Bi-direction Current
- Sourcing or Sinking Current up to 3A
1.25V/0.9V Output for DDR I/II Applications
Fast Transient Response
High Output Accuracy
- ±20mV over Load, VOUT Offset and
Temperature
Adjustable Output Voltage by External Resistors
Current-Limit Protection
On-Chip Thermal Shutdown
Shutdown for Standby or Suspend Mode
Simple SOP-8, SOP-8-P with thermal pad,
TO-252- 5 and TO-263-5 Packages
General Description (Cont.)
On-chip thermal shutdown provides protection against
any combination of overload that would create ex-
cessive junction temperature. The output voltage of
HPL5331
track the voltage at VREF pin. A resistor
divider connected to VIN, GND and VREF pins is
used to provide a half voltage of VIN to VREF pin. In
addition, an external ceramic capacitor and an open-
drain transistor connected to VREF pin provides soft-
start and shutdown control respectively. Pulling and
holding the VREF to GND shuts off the output. The
output of HPL5331 will be high impedance after being
shut down by VREF or thermal shutdown function.
Pin Configuration
VIN
GND
Applications
DDR I/II SDRAM Termination
SSTL-2/3 Termination Voltage
Applications Requiring the Regulator with
Bi-direction 3A Current Capability
1
2
3
4
8
7
6
5
VCNTL
VCNTL
VCNTL
VCNTL
VOUT
VREF
VCNTL
GND
VIN
VREF
VOUT
TAB is VCNTL
SOP-8 (Top View)
VIN
TO-252-5 (Top View)
5
4
3
2
1
VOUT
VREF
VCNTL
GND
VIN
1
2
3
4
8
7
6
5
NC
NC
General Description
The HPL5331 linear regulator is designed to provide a
regulated voltage with bi-directional output current for
DDR-SDRAM termination. The HPL5331 integrates
two power transistors to source or sink current up to
3A. It also incorporate current-limit, thermal shutdown
and shutdown control functions into a single chip. Cur-
rent-limit circuit limits the short-circuit current.
GND
VREF
VOUT
TAB is VCNTL
VCNTL
NC
SOP-8-P (Top View)
NC = No internal connection
TO-263-5 (Top View)
= Thermal Pad
(connected to GND plane for better heat
dissipation)
Copyright HIPAC Semiconductor, Inc.
Rev. A.8 - Oct., 2003
1
www.hipacsemi.com
1
2
3
4
5

HPL5331KAC-TR相似产品对比

HPL5331KAC-TR HPL5331 HPL5331G5C-TR HPL5331G5C-TRL HPL5331KAC-TRL HPL5331KC-TR HPL5331KC-TRL HPL5331U5C-TR HPL5331U5C-TRL
描述 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator 3A Bus Termination Regulator
采样
前段时间,我做了一个按键键盘的,原理我懂,对一组I/O口进行扫描后,把相应的键值读取出来就OK了。 但是我现在要对一个红外线式的触摸屏进行采样,利用X、Y方向上密布的红外线矩阵来检测并定 ......
lixs688 嵌入式系统
远景论坛现在开放注册
以前需要邀请码注册的远景论坛,现在开放注册,感兴趣的可以去注册了。 远景论坛,一直都是发布破解版系统的基地。 http://bbs.pcbeta.com/?fromuid=657893...
pka1987 嵌入式系统
DSP2812寄存器详解
名称 地址 占用地址空间(16bit) 描述 EVA GPTCONA 0x7400 1 通用定时器全局控制寄存器A T1CNT 0x7401 1 定时 ......
fish001 DSP 与 ARM 处理器
澎峰科技RVBoards-哪吒(RISC-V SBC):开发工具介绍 之一
本帖最后由 火辣西米秀 于 2021-9-8 08:41 编辑 本文档介绍在RVBoards-D1-哪吒开发板启动Debian系统。 包含RVBoards_D1_debian_min.img和RVBoards_D1_debian_desktop.img文件。 username: ......
火辣西米秀 国产芯片交流
差分 总线 原理图
在用Altium Designer设计的时候,用Repeat的方式来画多通道,但是在总线分为每一路信号(左图到右图)时候,都是以1,2,3,4结尾。而我又希望是差分的线。差分的线有需要以 _N 和 _P结尾。不知道 ......
luooove PCB设计
乐鑫ESP8685技术规格书
乐鑫ESP8685技术规格书 599092 599093 599096 599094 ...
火辣西米秀 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2272  2854  2145  430  1538  34  10  43  45  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved