电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CC74M1758BG

产品描述CMOS Output Clock Oscillator, 74.1758MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CC74M1758BG概述

CMOS Output Clock Oscillator, 74.1758MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CC74M1758BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率74.1758 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
TI: 毫米波传感器实现边缘智能
通过毫米波传感器在边缘进行智能处理可以减少发送到中央服务器的数据量,增加传感器本身的决策量。   物联网(IoT)推动建筑和家庭系统中更多设备和传感器连接网络:根据Gartner的估计, ......
Jacktang 无线连接
问下2596前面加共模电感的作用
问下2596前面加共模电感的作用,而且为什么要在共模电感的前后,加上400V/0.1UF的电容呢? 421825 ...
sky999 电源技术
单点接地,DRC错误
不同的地GND,AGND单点连接后,容易出现重新覆铜单点断开,如果不断开DRC提示,如何操作能避免该问题呢 ...
刘木木 PCB设计
物联网协议对物联网行业发展有何帮助?
物联网(IoT)是通信技术发展的一个领域。预计到2020年,物联网市场的年增长率将达到近4570亿。据统计,到2025年,物联网设备将达到750亿台。全球对通信协议的需求越来越大,因此有必要维护通信 ......
兰博 无线连接
Source(拉电流) Sink(灌电流)详解
一个重要的前提:灌电流和拉电流是针对端口而言的,而且都是针对IC的输出端口。 名词解释——灌:注入、填充,由外向内、由虚而实。渴了,来一大杯鲜榨橙汁,一饮而尽,饱了,这叫“灌”。 ......
Jacktang 模拟与混合信号
写testbench时输入输出数据到文件
-- Copyright (C) 1991-2005 Altera Corporation-- Your use of Altera Corporation's design tools, logic functions -- and other software and tools, and its AMPP partner logic -- func ......
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 697  1714  2747  1625  2250  3  55  49  30  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved