电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1219M00DG

产品描述LVDS Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1219M00DG概述

LVDS Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1219M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1219 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单通道声呐接收机仿真实验
本帖最后由 bqgup 于 2021-6-19 16:15 编辑 单通道声呐接收机仿真实验 设计单通道的声纳接收机,其技术指标为: -3dB带宽:20kHz~30kHz 增益范围:-40dB~40dB 滤波器特性:4阶 ......
bqgup 创意市集
【MXCHIP Open1081】无线监控app设计
本帖最后由 770781327 于 2014-12-30 08:24 编辑 最近一直在研究这问题。板子上有摄像头,想设计个app实现通过手机实时看到摄像头所拍摄的视频。 网上资料也查了不少。感觉我想做的应该类 ......
770781327 无线连接
若干年后,U盘最可能出现在哪里?
先看看如下的创意,然后看看你能否找到好的地方放U盘,小小的头脑体操一下: 36064 36065 36066 36067 36068...
gina 创意市集
采用嵌入微控制器的在系统编程
Xilinx高性能CPLD,FPGA和可配置的PROM系列能提供在系统编程性,可靠的引脚闭锁以及JTAG边界扫描测试功能.这种功能强大的组合是设计者能进行重大的改进而同时能保持原由器件的引脚输出,从而不需要 ......
lorant 工业自动化与控制
汇编程序做的各种数制之间的转换
MCS-51单片机十六进制十进制转换汇编源程序2009年03月04日 18:37RW0 equ 0x08RW1 equ 0x09RW2 equ 0x0ARW3 equ 0x0BRW4 equ 0x0CRW5 equ 0x0DRW6 equ 0x0ERW7 equ 0x0F U_byte equ 0x10 ; 十六 ......
wuquan-1230 单片机
请问STM32F系列什么时候出带外部总线的型号?
请问STM32F系列什么时候出带外部总线的型号?...
blue670117 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2113  2018  1435  2748  101  17  23  51  4  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved