电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

7P008FLA550C15

产品描述Flash Card, 4MX16, 150ns, CARD-68
产品类别存储    存储   
文件大小185KB,共14页
制造商White Electronic Designs Corporation
官网地址http://www.wedc.com/
下载文档 详细参数 全文预览

7P008FLA550C15概述

Flash Card, 4MX16, 150ns, CARD-68

7P008FLA550C15规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称White Electronic Designs Corporation
包装说明CARD-68
Reach Compliance Codeunknown
最长访问时间150 ns
备用内存宽度8
JESD-30 代码X-XXMA-X68
内存密度67108864 bit
内存集成电路类型FLASH CARD
内存宽度16
功能数量1
端子数量68
字数4194304 words
字数代码4000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4MX16
封装主体材料UNSPECIFIED
封装形状UNSPECIFIED
封装形式MICROELECTRONIC ASSEMBLY
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
编程电压12 V
认证状态Not Qualified
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式UNSPECIFIED
端子位置UNSPECIFIED
处于峰值回流温度下的最长时间NOT SPECIFIED
类型NOR TYPE
Base Number Matches1
Turbo码的DSP和FPGA实现之比较
Turbo码以其优异的纠错性能,在移动通信系统中倍受重视。为了能在工程实践中更准确地控制信号处理所需要的时间,更有效地优化硬件资源的分配布局,选择以哪种方式实现Turbo码成为引人关注的问题。针对该问题,在介绍Turbo码的编译码算法原理基础上,对编码器和基于Max—Log—Map算法的译码器分别进行了FPGA和DSP设计与实现,并比较了这2种方式在处理时间、资源占用以及实现难易程度上的差异,为工...
Aguilera DSP 与 ARM 处理器
诚问 WinCE嵌入式环境下能运行神经网络吗?
本人在利用wince开发汽车故障诊断系统采用扬创S3c2440开发板打算采用BP神经网络的作为诊断的算法想知道有人做过类似的不?系统资源能否支持呢?ps:s3c2440主频500M 32m内存小弟再次谢过...
fan642382009 WindowsCE
MSP430F149复位电压波动管腿输出不稳
采用149设计的最小系统,复位电压开始正常,芯片正常工作,一段时间后,复位电压逐渐下降,最后不再工作,断电后隔一段时间或者用烙铁烫烫管腿,再上电又恢复正常。一共焊接了2个样本,另外一个复位电压正常的时间较长,但是P4.7输出驱动LED,过段时间LED就不再亮了,测量发现驱动电压不够了。复位电路为阻容10k,0.1uF电容,后来又加二极管测试,问题依然存在。供电为1117输出的3.3V电压,采用内部...
LYR 微控制器 MCU
关于LM3S的EPI 通用模式数据读取!
[font=宋体][size=2]接触EPI时间不多,遇到一些问题。采用通用8位数据模式与CPLD进行高速数据传输,只需要读取CPLD的数据。以下是初始化代码://[color=darkslategray]系统时钟100MHZ[/color][/size][/font][font=宋体][size=2]SysCtlClockSet(SYSCTL_SYSDIV_2| SYSCTL_USE_PLL |...
chlq2008 微控制器 MCU
Android编译环境(2) - 手工编译C模块 ZT
[font=宋体]上一篇中(即《[/font][url=http://www.top-e.org/jiaoshi/html/?157.html][b][color=#0000ff]Android[font=宋体]编译环境[/font](1) - [font=宋体]编译[/font]Native C[font=宋体]的[/font]helloworld[font=宋体]模块[/font][/colo...
qfc 嵌入式系统
EDA实验与实践 dds_test
module dds_test(clock,key,fword,seg,dig);input clock;//系统时钟(48MHz)input[7:0] key;//按键输入(KEY1~KEY5)output[31:0]fword;//要发送的数据output[7:0]seg;//数码管段码输出output[7:0]dig;//数码管位码输出//I/O寄存器reg[31:0]fword;reg[7...
白丁 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 510  567  1236  1238  1663 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved