电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1242M00DGR

产品描述LVDS Output Clock Oscillator, 1242MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB1242M00DGR概述

LVDS Output Clock Oscillator, 1242MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1242M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1242 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
传感器采集
我现在在用无线龙的cc2530的底板拓展心率传感器信息的采集以及组网这一部分。可是我们遇到了一个问题。在ADC采集时,原先代码通过电压值范围判断是哪个传感器,我不知道心率传感器范围?进而 ......
小欧阳 无线连接
a piece of cake 每天小菜一碟
厨师未定,菜品未定,上菜时间未定,上不上菜未定,上不上的全未定 …… 一段文字,一幅图,一部电影,一首歌…… 只上好的 一段文字: 谨以此书献给我的妻子Ashlie。尽管她并没有 ......
mmmllb 聊聊、笑笑、闹闹
【CH563L评测】第3篇 基于uCos,使用FIFO算法,实现零等待,任意波特率的FreeModbuRTU
初版,待优化,优化空间非常大 427280 此内容由EEWORLD论坛网友boming原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
boming 单片机
MSP430晶振布局要领
MSP430晶振布局要领...
taburiss001 微控制器 MCU
【求助】好急!!
我有一个程序,在一个电路里运行正常,而在另一个电路中P1口中断却进不去,请问各位大侠这是什么缘故呢?有可能是那部分的硬件问题呢?谢谢!...
karachi 微控制器 MCU
电子围栏具有怎样的发展前景?电子围栏的市场能持续多久?
联腾叶志锋 我们认为国内电子围栏产品、行业的发展市场巨大,方兴未艾,前景广阔。一到二年后又会进入一个动态平衡期,平衡期内电子围栏市场将趋于稳定发展。 (1)市场前景分析: ......
xyh_521 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1985  770  936  2610  2781  27  33  18  22  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved