电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA155M000DG

产品描述LVDS Output Clock Oscillator, 155MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA155M000DG概述

LVDS Output Clock Oscillator, 155MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA155M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率155 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
推荐一份宝贝资料:挠人dB(分贝)及其它
现实中,dB这个单位非常挠人,可能许多高手也不是十分清楚。下面摘录1994年出版的《简明计量单位符号词典》(李慎安)中有关分贝的说明。但如今我不能确定其中说明的“法定计量单位”是否还有效, ......
songbo 模拟电子
ST-link连接问题
我使用的是st-linker,jtag连接正确,复位脚通过4K上拉电阻拉高,各电源脚电位正确。连接仿真器的时候,出现了以下问题: Fri Feb 05 10:28:02 2010: Failed to load flash loader: D:\Pr ......
fl1987 stm32/stm8
手机群控系统也是通过模拟人工操作实现的微信自动化
模拟人工进行手机触屏操作,这个是技术研发的想像开端,有了这个想像支撑,才有了后来的技术攻关。 在最初的群控软件版本中,只是修改了架构,并没有进行实质的更改,但是功能上的局限性 ......
亨弗群控 模拟与混合信号
直流母线的问题
【不懂就问】 三相桥式整流,380V输入的话,输出直流母线就是根号2乘以380,540伏 怎么会看到说,有的整流器的输出是600伏特的直流电呢?...
shaorc 电源技术
问一个计算机原理的问题?急用,在线等!!!重分!!!
问题是,虚拟存储器的工作原理,我们知道它有页式,段式,段页式!!我在段式这个不太明白,段式把若干个逻辑意义的段(如主程序,子程序,数据段等)组成,问,这些主程序,子程序,数据段,是由哪个机制进行分 ......
catdud 嵌入式系统
15075011郑海艳
在自己没有电脑的情况下,怎么样能够更好的学习单片机?寻求解决方法........
15075011郑海艳 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2231  493  374  2914  1977  26  41  59  6  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved