电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB119M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 119MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB119M000DGR概述

CMOS/TTL Output Clock Oscillator, 119MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB119M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率119 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【请教】请问有没有人在uCOS上移植过蓝牙协议栈?
情况是这样的,我还是个学生,菜鸟一枚,想通过做点小东西来学习嵌入式知识,想将蓝牙协议栈移植到uCOS中,并在ARM开发板(破旧的mini2440)上连接蓝牙模块,实现蓝牙通信。花了好些时间去看ARM ......
lwb01 实时操作系统RTOS
汽车总线协议的形势判断
本文详细比较了现有几类主流汽车总线系统的特点。这些比较将有助于界定下一代高安全性、高容错性的分布式汽车通信网络标准。 汽车总线协议 随着汽车功能的不断增加、可靠性要求的不断提高以及价 ......
frozenviolet 汽车电子
REACH德国执法最严 违规面临巨额罚款甚至监禁
REACH德国执法最严 违规面临巨额罚款甚至监禁 欧盟REACH法规所要求的基本原则——“无数据,无市场”足以刺激企业对法规予以遵守,但由于REACH法规本身没有相应的惩罚条例,导致了不同执法机关 ......
keiyi 嵌入式系统
用Verilog_HDL语言实现并串串并接口的转换
本帖最后由 paulhyde 于 2014-9-15 03:22 编辑 用Verilog_HDL语言实现并串串并接口的转换. ...
fpga126 电子竞赛
菜鸟求解
菜鸟求解…请问乐鑫的esp-12f如何刷成arduino使用...
wz_fly Microchip MCU
请教:linux设备驱动中创建设备文件接点的问题
在驱动程序中open函数代码如下: static int wdt_open(struct inode *inode, struct file *file) { struct wdt_dev *dev; dev = container_of(inode->i_cdev, struct wdt_dev, cdev); ......
xyw6813927 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 674  1637  632  538  1580  14  33  13  11  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved