电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PN020-FQNG68

产品描述Field Programmable Gate Array, 520 CLBs, 20000 Gates, 520-Cell, CMOS, 8 X 8 MM, 0.90 HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-68
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共92页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A3PN020-FQNG68概述

Field Programmable Gate Array, 520 CLBs, 20000 Gates, 520-Cell, CMOS, 8 X 8 MM, 0.90 HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-68

A3PN020-FQNG68规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明8 X 8 MM, 0.90 HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-68
Reach Compliance Codecompliant
JESD-30 代码S-XQCC-N68
JESD-609代码e3
长度8 mm
湿度敏感等级3
可配置逻辑块数量520
等效关口数量20000
输入次数49
逻辑单元数量520
输出次数49
端子数量68
最高工作温度70 °C
最低工作温度-20 °C
组织520 CLBS, 20000 GATES
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装等效代码LCC68,.32SQ,16
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)260
电源1.5,1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层MATTE TIN
端子形式NO LEAD
端子节距0.4 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度8 mm
Base Number Matches1

文档预览

下载PDF文档
Advance v0.4
ProASIC 3 nano Flash FPGAs
Features and Benefits
Wide Range of Features
• 10 k to 250 k System Gates
• Up to 36 kbits of True Dual-Port SRAM
• Up to 71 User I/Os
®
®
Advanced I/Os
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• I/O Registers on Input, Output, and Enable Paths
• Selectable Schmitt Trigger Inputs
• Hot-Swappable and Cold-Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Up to Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
Low Power
Low-Power ProASIC3 nano Products
1.5 V Core Voltage for Low Power
Support for 1.5 V-Only Systems
Low-Impedance Flash Switches
Embedded Memory
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18 organization)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
Enhanced Commercial Temperature Range
• –20°C to +70°C
Table 1 •
ProASIC3 nano Devices
ProASIC3 nano Devices
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit
Blocks
2
2
2
A3PN010
10 k
86
260
1k
4
2
34
34
QN48
A3PN015
15 k
128
384
1k
4
3
49
QN68
A3PN020
20 k
172
520
1k
4
3
49
52
QN68
A3PN030
1
30 k
256
768
1k
6
2
77
83
QN48, QN68
VQ100
A3PN060
60 k
512
1,536
18
4
1k
Yes
1
18
2
71
71
A3PN125
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
71
71
A3PN250
250 k
2,048
6,144
36
8
1k
Yes
1
18
4
68
68
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
2
VersaNet Globals
I/O Banks
Maximum User I/Os (packaged device)
Maximum User I/Os (Known Good Die)
Package Pins
QFN
VQFP
VQ100
VQ100
VQ100
Notes:
1. A3PN030 is available in the Z feature grade only and offers package compatibility with the lower density nano devices. Refer to
"ProASIC3 nano Ordering Information" on page III.
2. A3PN030 and smaller devices do not support this feature.
3. For higher densities and support of additional features, refer to the
ProASIC3
and
ProASIC3E
handbooks.
† A3PN030 and smaller devices do not support this feature.
January 2009
© 2009 Actel Corporation
I
WINCE 5.0 cs8900自动断线?
刚开机的时候工作正常,PC能够PING通CE终端,CS8900有中断产生。过会之后就发现PING不通了,CS8900连中断也没有产生了。用万用表看休眠引脚为高,也没有休眠。不知道东东会导致这个问题?...
强化工业 嵌入式系统
stm32L011D3P6程序下载问题
初次使用这个系列的单片机,在画原理图的时候以为和F系列的一样,没考虑下载的问题。实际出来后,下不进去。在网上说是下载时需要将reset接地,试了后提示“could not stop Cortex-M devic ......
ena stm32/stm8
基于TI 的算法标准的通用软件结构和相关概念
算法标准如何在实际中应用,TI公司给出了一个通用的软件编程思路。将一个基于DSP的软件分成了若干模块,每一个模块都有严格的定义,使得模块之间有明确的界线。图1是一个基于主机-目标 ......
Jacktang 微控制器 MCU
AT89S5X兼容的最小板能下载AVR不?
本人学习51单片机设计一段路了,打算去学一下AVR的,鉴于手上没有小电容,而且有一块老的51最小系统板. 于是买了个引脚兼容的avr,型号是AT90S8515... 我用的是网上淘回来的USB ISP线,商家说 ......
CMLite Microchip MCU
年后求职的童鞋注意啦!2013年IT界25个最古怪面试题,你会几个?
高科技公司的面试是出了奇的难,他们不仅考核面试者的技术和商业知识,还会给出一些古怪的问题,看你如何回应,并得出一份针对你的评价。 2 o& K0 _4 d) n3 D3 T 例如Twitter在上市后,在面试 ......
qwqwqw2088 工作这点儿事
CPLD计数问题
我用CPLD的两个计数器对150M和26M的晶振计数,在26M的频率从0计满16位溢出这个时间点,同时取对150M的那个计数器的值,然后通过SPI发送给MCU,在通过串口发到电脑上。每次采样中间间隔大约100MS ......
eadge 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2842  65  790  1142  2838  11  38  12  14  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved