电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1845220000

产品描述Barrier Strip Terminal Block, 12A, 2.08mm2, 1 Row(s), 1 Deck(s), ROHS COMPLIANT
产品类别连接器    接线终端   
文件大小91KB,共4页
制造商Weidmuller
官网地址http://www.weidmuller.com/
标准
下载文档 详细参数 全文预览

1845220000在线购买

供应商 器件名称 价格 最低购买 库存  
1845220000 - - 点击查看 点击购买

1845220000概述

Barrier Strip Terminal Block, 12A, 2.08mm2, 1 Row(s), 1 Deck(s), ROHS COMPLIANT

1845220000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
其他特性PA, 94V-2
紧固方法SCREW
制造商序列号LM3.5/135
安装类型BOARD
层数1
行数1
通路数4
额定电流12 A
额定电压160 V
安全认证UL; VDE; CSA
端子和端子排类型BARRIER STRIP TERMINAL BLOCK
导线横截面2.08 mm2
线规14 AWG
Base Number Matches1

文档预览

下载PDF文档
Product catalogue | PCB connection systems | PCB terminals | Clamping yoke connection | LM 3.5 | LM 3.5/135
General ordering data
Order No.
Part designation
Version
EAN
Qty.
System parameters
Product family
Conductor connection system
Fitted to PCB
Outgoing direction of conductor
Pitch
Pitch in inch
No. of poles
Fitted by customer
Max. adjacent poles per row
No. of rows
Solder pin length
Dia. of fitting hole
Fitting hole tolerance
No. of solder pins per pole
1845220000
LM3.5/4/135 3.2 OR
PCB terminal, Clamping yoke connection,
Soldered connection, Clamping range, max.: 2.08
mm², Pitch: 3.50 mm, No. of poles: 4, 135°, Box
4032248357932
100 pc(s).
System LM
Clamping yoke connection
Soldered connection
135°
3.5 mm
0.138 inch
4
yes
24
1
3.2 mm
1.3 mm
+ 0.1 mm
1
-1-
大家帮忙看看是什么错误
我自己写了一个驱动,代码如下: BOOL WINAPI DllEntryPoint( HANDLE hModule, DWORD ul_reason_for_call, LPVOID lpReserved ) ......
fuan1981 嵌入式系统
各位Bms论坛大神们,我想请问你们测试Bms的时候有用到电池模拟系统吗?
我之前了解了几家有用Hil的,其实电池模拟系统就是简易版Hil,体积小,价格低,精度高。不知道你们测试的时候有没有用到? ...
风中111 电源技术
谁会画3D模型
谁会画3D模型,想要的好多模型都找不到,有些冷门的3D模型根本就找不到,还要到处求别人,我想自己画,有没有哪位大神帮帮我,非常感谢 ...
曹伟1993 PCB设计
LPC1768定时器的定时精度
不知道大家伙有没有碰到过类似情况,LPC1768的定时器定时精度在手册上并没有具体给出,但是附带例程上的程序初始化是这样的: void timer0Init (void) { T0TCR = 0x02; T0IR = 1 ......
xiaoqiao2395 ARM技术
【低功耗】第二代串行RapidIO和低成本、低功耗的FPGA
随着诸如无线、有线和医疗/图像处理应用的带宽需求不断提高,设计师们必须依赖必要的工具集来获得其所需的实时信号处理功能。第二代串行RapidIO和低成本、低功耗的FPGA将无疑是最好的选择 765 ......
cillyfly FPGA/CPLD
频率计顶层电路设计
接上一篇帖子 频率计设计-设计元件包装遇到问题 - 【Altera SoC】 - 电子工程世界-论坛 https://bbs.eeworld.com.cn/thread-500567-1-1.html 该频率计由测频时序控制、有时钟使能的计数器及 ......
suoma FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 495  1119  944  1024  2599  10  23  20  21  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved