电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC000178DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530BC000178DG在线购买

供应商 器件名称 价格 最低购买 库存  
530BC000178DG - - 点击查看 点击购买

530BC000178DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BC000178DG规格参数

参数名称属性值
类型XO(标准)
频率178kHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
宏定义MARO的应用问题
MACRO $HandlerLabel HANDLER $HandleLabel $HandlerLabel sub sp,sp,#4 ;decrement sp(to store jump address) stmfd sp!,{r0} ;PUSH the work register to stack(lr d ......
shenhongfeinuaa 嵌入式系统
求助:高压运放选型
1. +/-24V供电, 2. FET input 3. 双运放 4. 价格适中点的 求路中大侠赐教!!!急用!!! ...
viseng 模拟电子
HG106C/HG166A霍尔传感器在音圈变焦镜头中的应
编辑:响拇指电子 日期:20131218 安防摄像机变焦镜头和手机变焦镜头,需要配备高性能的、小型化的自动对焦驱动器,目前市场上的高效小型电磁驱动器通常包含一个音圈马达及一个定位控制系统。 ......
郑姑娘 工业自动化与控制
ADS1.2下有2个load region是什么意思?
最近看ADS1.2的文档,一个image有2个load region是怎么回事呢? 而且2个load region就有2个root region,每个root region里都有initial entry point,那image从哪进入呢? 另外文档说用简 ......
zhanghui9191 嵌入式系统
怎么用2553的IO口去驱动电机正反转啊。。。跪求!!!
b]怎么用2553的IO口去驱动电机正反转啊。。。跪求!!! #include #define uchar unsigned char #define uint unsigned int #define delay_ms(x) __delay_cycles((long)(CPU_F*(doub ......
yaoliming 微控制器 MCU
【NUCLEO-L552ZE测评】开箱与板载资源分析
本帖最后由 hzz592788 于 2020-12-22 17:59 编辑 在我心爱的可爱的win10再次崩盘导致我重装一堆软件之后,怀着美妙的心情写个开箱贴。 1、外观 感谢eeworld给我嫖板的机会,板子很漂 ......
hzz592788 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 542  1314  2151  2540  1678  20  50  41  30  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved