电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA000127DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FA000127DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FA000127DG - - 点击查看 点击购买

531FA000127DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FA000127DG规格参数

参数名称属性值
类型XO(标准)
频率644.53125MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
s3c2410触摸屏和AD转化问题(急)
板子上其中两路已经用于触摸屏,我想用s3c2410有自带的其它6路AD转换来采集,要怎么做?请详细说明下,谢谢. 之前内核已经加载了触摸屏的驱动,所以在动态加载AD驱动时就话出错(因为这两个是占用 ......
angel263wy 嵌入式系统
Rail to Rail运放
轨到轨(Rail to Rail)概念 从输入来说, 其共模输入电压范围可以从负电源到正电源电压; 从输出来看, 其输出电压范围可以从负电源到正电源电压。 Rail to Rail翻译成汉语即 “轨到轨”,指器件 ......
大森林 模拟电子
论文:植入式医疗电子设备的供电电源
分享下!...
soso 医疗电子
LPC单片机延时异常(LPC21xx,LPC2300)--欢迎高手指点
小弟在使用LPC21xx及LPC2300系列单片机遇到点棘手的问题,用C做一段延时程序时,当程序代码放置于不同的地址将导致延时不确定,就是说同样的代码放置的地址不一样可能导致延时不一样,百思不得 ......
jackhui 嵌入式系统
磁盘管理和我的电脑中盘符显示不同,奇怪!
我写了个程序读写一个磁盘分区的扇区。有时候会出现一个奇怪的问题:磁盘管理和我的电脑中盘符显示不同。有两种情况。情况一:我的电脑中显示盘符,磁盘管理中不显示。情况二:我的电脑中显示盘 ......
napolun 嵌入式系统
vs2003 智能能设备中listview排序问题
我做现做wince开发,使用的vs2003但是2003中的listview控件不带排序功能,想扩展一下,希望高手指点一下。 ttgzs_wt@126.com ttgzs_wt@163.com...
fewcome 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2868  2138  2315  802  397  14  37  19  23  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved