电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BA212M500DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591BA212M500DG在线购买

供应商 器件名称 价格 最低购买 库存  
591BA212M500DG - - 点击查看 点击购买

591BA212M500DG概述

SINGLE FREQUENCY XO, OE PIN 1

591BA212M500DG规格参数

参数名称属性值
类型XO(标准)
频率212.5MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
.功率放大电路
  9.功率放大电路 1.与甲类功率放大器相比较,乙类互补推挽功放的主要优点是 。 无输出变压器 能量效率高 无交越失真 2.所谓效率是指 _________ 。 输出功率与晶体管上消耗 ......
fighting 模拟电子
观看有礼:如何解决32.0 GT/s的PCIe5的测试?两位大师为你揭秘
PCI Express 5.0 PHY 规范更新,明确指出:PCIe Gen5 System发送端测试将不再使用双端口方式进行,不再需要将data和clock同时接入示波器进行测试。那么速度升级的PCIe5测试方法有哪些变动?测量 ......
nmg 测试/测量
测控毕业之后都能干什么捏??PS:附带请教一些嵌入式培训的问题
小弟是测控的学生,快要毕业了,但是还一直不知道测控走出去能干什么?百度了一下说能干的也挺多的,但是鉴于百度在这方面的可信度,还是想问一下各位大侠们~~有没有说有的大侠是测控出身的,有 ......
wubaobao1993 stm32/stm8
嵌入式万能驱动
为什么在wince嵌入式系统下不能像在PC机上那样写摄像头的万能驱动?...
kangjianbo 嵌入式系统
用MSP430G2121 DIP14的TA输出2路PWM 引脚问题
不知为何只能在P1.2和P1.6有输出 CCR1对应P1.2输出 CCR2对应P1.6 我现在 想将CCR2控制的这路对应到P1.1 但不管如何改都无法改过去 求各位看看 P1DIR |= 0x06; // ......
topguntoo 微控制器 MCU
室温40度,难入眠,传一片IC论文---入门时写的
本帖最后由 wugx 于 2016-8-19 22:43 编辑 本文中的xx和xxxx不是乱码哦,名词而已----论文中工艺设计不多,主要是性能仿真和应用电路的测试分析,对没有接触过IC内部的坛友可以细读一二,论 ......
wugx 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 514  2318  2598  431  110  43  12  18  24  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved