电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CCC001799DG

产品描述OSC XO 64.0000MHZ CMOS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570CCC001799DG在线购买

供应商 器件名称 价格 最低购买 库存  
570CCC001799DG - - 点击查看 点击购买

570CCC001799DG概述

OSC XO 64.0000MHZ CMOS SMD

570CCC001799DG规格参数

参数名称属性值
类型XO(标准)
频率64MHz
功能启用/禁用(可编程)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
[晒闲置]闲置IT男
前提:相应eric_wang要求,特发此闲置。 清单:闲置优质男一枚。 要求简单:以后对他好,漂亮女。 功能简介:敲得了代码、焊得了硬件,对得起观众,下得了厨房,关键还暖得了床! :Laugh::La ......
07611128 淘e淘
驱动ST7565显示汉字以及画点
最近需要用ST7565来显示汉字以及画点,发现网上关于ST7565驱动显示文字的例子也不少,不过画图方面的例子就很少了。ST7565是比较常见的128*64的LCD,我这里使用模拟SPI来写ST7565,ST7565是“纵 ......
fish001 单片机
,brd文件帮忙转成Altium能打开的,或FBGA153封装
帮忙转成Altium能打开的,谢谢! 有FBGA153的封装发我份,谢谢!自己画的感觉不对劲,线都走不下去 ...
大发明家 PCB设计
【沁恒CH582】 I2C暂存的继电器上位机控制继电器模块
i2c接口与继电器驱动 本次我们将要实现的功能是上位机发送继电器控制指令(单字节控制指令),24C256EEPROM用于保存当前的继电器状态,并且在保存之后驱动继电器处于正确的状态。 接下来 ......
javnson 国产芯片交流
9、Beaglebone外围电路设计第三周:串口4的调试
我的zigbee模块好似通过串口4和控制芯片通讯的,所以我首先调试的是串口4的功能! ti官方提供的AM335X_StarterWare_02_00_00_07中的UART历程都是串口0的配置方式,二串口1到5的配置方式和0是不 ......
anananjjj DSP 与 ARM 处理器
怎么去设计《基于无线网络心电信号采集系统》这个课题
各位大神可不可以帮忙解决下。试了几个没做出了成品...
tanyalover 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2205  2457  1245  1021  1716  48  22  19  20  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved