电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC696M000DG

产品描述LVPECL Output Clock Oscillator, 696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC696M000DG概述

LVPECL Output Clock Oscillator, 696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC696M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率696 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于自适应滤波器
请问有FPGA做自适应滤波器的大虾吗?邮箱:lixiangyun1107@126.com...
湘云 FPGA/CPLD
PowerPC上运行VxWorks,可用的集成开发坏境有哪些可选?
PowerPC上运行VxWorks,可用的集成开发坏境有哪些可选? 风河公司的ICE,价格有些贵,用一万多美金。 请问除风河的ICE外,还有哪些公司的集成开发环境可以使用,价格便宜,但开发难度相比风 ......
a8719978 实时操作系统RTOS
几个老婆
税务局局长老刘的妻子去市场买菜,她想:如果说出自己是老刘的妻子,那价钱可能会便宜些.于是,她走到菜摊前,边挑鱼边报出自己的身份.卖鱼的听后,大睁着眼睛看着她,好久才惊讶地问;''您是刘局长第几 ......
xzhy 聊聊、笑笑、闹闹
CHL8112B 芯片已经停产,跪求各位大神有没有详细的手册,现在能找到的只有两页的版本
CHL8112B 芯片已经停产,跪求各位大神有没有详细的手册,现在能找到的只有两页的版本 ...
DANDAN- 开关电源学习小组
【问TI】关于GPIO的端口使能问题?
对于IO的使能,TI是全部对某个口使能,比如GPIOE口,而这个口里面有好多IO口,而现实中我们可能只用到了GPIOE中的某一个引脚,其他不用。这样是不是有点浪费? 还有你开的资源越多,对你的功 ......
fxw451 微控制器 MCU
添加了RIP路由协议组建 为什么开启后只有任务运行
我在内核中添加了RIP路由协议组建后,通过两个调试板进行测试,开启时riptask和riptimertask都在运行,但没有最开始的请求包,也没有周期响应包,请问哪位大神已经运行过RIP路由协议,需要配置 ......
mengyanlong111 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2472  287  2464  679  1485  30  9  31  20  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved