电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC357M000DGR

产品描述LVPECL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC357M000DGR概述

LVPECL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC357M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率357 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TVS、压敏电阻哪种更有效消除感性负载的反电动势?
通过继电器 控制 12V门锁(如磁力锁、阴极锁等)的供断电, 门锁在每次切换通断电 所产生反电动势 影响到板子的供电, 想在 继电器的两个触点脚 加 TVS或压敏电阻。 请问TVS、压敏电阻 哪种更 ......
wwf0123 模拟电子
关于定时器中断的问题
我写的C程序:希望在执行中断后将IOPF6脚的小灯点亮,MAIN中是暗的,执行中断亮: #include \"f2407regs.h\" #include <stdlib.h> #include <stdio.h> #include <ctype.h> ......
narrzze 模拟与混合信号
恩智浦答题有礼的获奖名单在哪里
131710...
绝影_ 聊聊、笑笑、闹闹
eZ430-RF2500试用心得(三)—字斟句酌读例程 呕心沥血写心得
从拿到开发板到现在已经过去十来天了,经过一堆杂事、数番折腾和各种挫折,经历了肉体的劳苦奔波和精神的打击折磨,终于解决了前一阶段的大部 分问题,可以开始正是实验和学习开发板了!现在我 ......
wwh19910609 微控制器 MCU
芯片拆不下来
STM32F746GDiscovery的外部FLASH坏了,想要换一个新的,但是用风枪吹不下来,一共吹了两次,就是死活吹不下来。第一次吹的时候,忘记把液晶屏换下来,结果吹完就废了:Cry:。现在我还得换液晶屏{ ......
ilovefengshulin 以拆会友
讨论
基于TPA3112D1PWPR D类 音频功放,谁可以设计...
gao512346400 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2303  2684  309  1696  2767  6  45  20  13  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved