电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC413M000DGR

产品描述LVDS Output Clock Oscillator, 413MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC413M000DGR概述

LVDS Output Clock Oscillator, 413MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC413M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率413 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
philips isp1581的驱动程序 phkit.sys 提供给应用程序的接口函数有哪些
要编写philips isp1581的应用程序,现在不知道它的驱动phkit.sys 提供了怎样的接口函数,哪个达人知道的,告诉一声,感激不尽。...
liu9952585 嵌入式系统
变压器两边波形为什么不一样?
高压包的原边是由2153和MOS管组成的半桥逆变产生的互补方波来驱动,下图分别是高压包原边和幅边测得的波形 测量方法: 原边:示波器通道1直接测量原边两端的电压波形 幅边:幅边通过两个2M的电 ......
程序会不会 电源技术
PFGA3.3V端口与5V器件如何匹配?
现在想用一个FPGA与一个5V驱动芯片连接,有一个麻烦的地方是那个芯片的电压是5V的,好像是TTL和CMOS兼容,关键是要用到双向数据总线 5V数据总线端口与FPGA的3.3V端口怎么匹配呢? 就我所 ......
open82977352 FPGA/CPLD
一个经过A/D转换后发送到C51单片机的数字量怎么和一个RS422协议的数字量通过一个串口发给PC机?
系统要求是一个数据采集,现在有两个传感器,一个输出是0-10V模拟量,一个是25位的RS422数字量。模拟量可以通过一个C51单片机和一个A/D转换变成数字量。 那么我想请教怎么能把这两个不同的数字 ......
xtshenyong 嵌入式系统
请教“鹦鹉”大哥!也请其他我不认识的大侠指导!
鹦鹉大哥,你好! 我之前有个帖子不知道你看了没有? 是关于i.MX31中断的,一直没有解决问题,我已经自己顶了3次,现在没人回复,我也不能再回复了!^_^ 请你指导一下,看有没有什么 ......
hopely 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2137  326  262  983  1072  44  7  6  20  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved