电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA206M000DGR

产品描述LVDS Output Clock Oscillator, 206MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA206M000DGR概述

LVDS Output Clock Oscillator, 206MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA206M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率206 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MIC噪音、回音严重怎么解决
之前设计了一款监控谁信那改天,有mic和扬声器,现在感觉回音有点严重,在不加回声消除芯片的前题下有什么办法提高mic的通话质量吗?mcu用的是很小众的FH8620芯片 ...
天天1 模拟电子
好久没来了
好久没来了,现在没什么事了,可以专心做点自己喜欢的事情了,马上毕业了,得找工作了,愁哈……放下很久了,FPGA再拾起来吧,貌似好像得从零起步……:funk:...
450678797 FPGA/CPLD
MSP430G2开发板学习(九):定时器A溢出中断
/****************************************************************************** // 定时器A,翻转P1.0,中断服务程序溢出。 * 软件设置P1.0翻转,定时器A中断程序溢出。 * 当定时器A ......
lilong8470 微控制器 MCU
一周精彩回顾:2017.12.25-2017.12.31
hello~大家新年好~~睡了一觉到2018啊~今天是2018的第一个工作日,咱们来回顾回顾去年最后一星期好贴把~~话说这个跨年真的活动多的不得了啊,大家都参加了吗?祝大家拿奖拿到手软哦~ 精彩好贴 ......
okhxyyo 聊聊、笑笑、闹闹
ulink1能调试STM32吗?
...
wanswer stm32/stm8
【高速PCB】上海美资高薪招高速PCB 设计工程师--Nov.14,2010(10k+)
主要目的就是招一个会高速PCB设计的。如果您从事这方面有个五年经验,下面的要求估计都符合。快来参加!!needhighspeed@hotmail.com.职位要求:1.5年以上高速PCB设计经验2. 有阻抗匹配设计经验 ......
lowpowerdesign 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1914  2343  886  1622  2729  40  34  1  38  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved