电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA206M000DGR

产品描述LVDS Output Clock Oscillator, 206MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA206M000DGR概述

LVDS Output Clock Oscillator, 206MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA206M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率206 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
修改调试串口的问题,我该怎么改啊?
原来开发板给的是将物理串口0作为调试串口,现在我想把调试串口改为由串口1来做调试输出,我的物理串口1需要使用别的通信,这个该怎么该啊,请教各位了。...
lh007 嵌入式系统
BOOST拓扑开关管导通后,电流走向问题
今天看到了网上的一个Boost拓扑的讲解,如下图,当K接通的时候,为什么在C端会被充电,从而形成稳定的电压。 为什么不是被导通的K短路,从而C段两端电压为零呢? 刚开始看开关电源, ......
我本将心向明月 开关电源学习小组
有关LCD GRAM的问题,忘大家解惑。
因为要参加一个比赛(就是那个天华杯,嵌入式比赛)。买了一个2110的开发板,还带了一个LCD,现在正在调,但是遇到了一个问题,3天都还没有解决。。。我现在想在lcd上任意坐标的画一个点,所以 ......
zhengjiewen 微控制器 MCU
以前喜欢的女神结婚了?
女神结婚了,新郎不是老夫,心里有股莫名的忧伤,淡淡的惆怅。此情无计可消除,才下眉头,却上心头,别是一般滋味在心头。当你穿上了婚纱,老夫也就穿上了袈裟,阿弥陀佛......... ......
张无忌1987 聊聊、笑笑、闹闹
优科利尔充电机电路图
优科利尔充电机电路图,充电桩充电机电路图。...
qulingdi 汽车电子
关于键盘驱动死机的问题
从PUDN上下载的一份键盘驱动的源代码(http://read.pudn.com/downloads108/sourcecode/windows/vxd/447595/sys/inp.c__.htm) 在我的笔记本上测试发现按下第一个键之后,键盘就停止响应了,然后 ......
redlark 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2751  2902  2718  2713  241  15  35  23  41  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved