电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCB33.330/24.704

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATCB33.330/24.704概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCB33.330/24.704规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
OUMRON十六进制负数怎么输入?
本帖最后由 alenc007 于 2017-12-8 18:38 编辑 如图,MOV #F380 D126 .D126中的值是62336还是-3200呢?如果想输入一个四位十六进制的负数,又该怎么输入呢?请高手指点! ...
alenc007 工业自动化与控制
Windows下用GNU编译的 和 Linux下用Cross gcc 编译出来的文件是一样的么
如题 就是我在Windows平台下编译出来的程序和在Linux下编译出来的ARM程序 在本质上有差别么 跑起来有差别么...
hflf35 Linux开发
TDK-EPC - Solutions for Power Electronics
TDK-EPC - Solutions for Power Electronics TDK-EPC, a group company of TDK Corporation, demonstrated its comprehensive portfolio of products for industrial electronics with a focus ......
安_然 模拟与混合信号
泰克多媒体移动总线专题之二《MIPI物理层测试》下载有礼!
:Mad:大家好,泰克多媒体总线专题之二《MIPI物理层测试》下载有礼活动上线啦!了解最新的MIPI物理层测试标准及方法,尽在本期专题。活动时间:即日起——11月19日 点击此处查看活动详情 当 ......
EEWORLD社区 综合技术交流
DE1SOC OpenCL VGA 工程编译 mandelbrot
DE1SOC OpenCL VGA 工程编译mandelbrot时间 :2015年4月2日 作者:knat 开发板:DE1SOC Rev C 百度网盘资料 :http://pan.baidu.com/s/1ge2q9Tx 操作步骤: 拷贝FPGA工程 新建文件夹 ......
alphalovelife FPGA/CPLD
ocl电路的疑问
书上说正半周时T1导通,T2截止。我的疑问是T1导通时T2发射极两端电压是U0>0,那么T2此时也应导通啊为什么 会截止呢? 38981...
banana 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1644  911  2133  1386  2876  36  18  21  2  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved