电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC377D118

产品描述Flip Flops 3.3V OCTAL POS
产品类别半导体    逻辑   
文件大小117KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC377D118在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC377D118 - - 点击查看 点击购买

74LVC377D118概述

Flip Flops 3.3V OCTAL POS

74LVC377D118规格参数

参数名称属性值
产品种类
Product Category
Flip Flops
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
Number of Circuits1
Logic FamilyLVC
Logic TypeD-Type Edge Triggered Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
传播延迟时间
Propagation Delay Time
6 ns at 3.3 V
High Level Output Current- 24 mA
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOT-163
系列
Packaging
Reel
系列
Packaging
MouseReel
系列
Packaging
Cut Tape
高度
Height
2.45 mm
长度
Length
13 mm
Number of Input Lines8
Number of Output Lines8
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
Quiescent Current100 nA
工厂包装数量
Factory Pack Quantity
2000
电源电压-最小
Supply Voltage - Min
1.2 V
宽度
Width
7.6 mm

文档预览

下载PDF文档
74LVC377
Octal D-type flip-flop with data enable; positive-edge trigger
Rev. 6 — 20 November 2012
Product data sheet
1. General description
The 74LVC377 has eight edge-triggered D-type flip-flops with individual inputs (D) and
outputs (Q). A common clock input (CP) loads all flip-flops simultaneously when data
enable input (E) is LOW. The state of each D input, one set-up time before the
LOW to HIGH clock transition, is transferred to the corresponding output (Qn) of the
flip-flop. Input E must be stable only one set-up time prior to the LOW to HIGH transition
for predictable operation.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Output drive capability 50
transmission lines at 125
C
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature
range
74LVC377D
74LVC377DB
74LVC377PW
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO20
SSOP20
TSSOP20
Description
plastic small outline package; 20 leads;
body width 7.5 mm
plastic shrink small outline package; 20 leads;
body width 5.3 mm
plastic thin shrink small outline package; 20 leads;
body width 4.4 mm
Version
SOT163-1
SOT339-1
SOT360-1
Type number

74LVC377D118相似产品对比

74LVC377D118 74LVC377DB 74LVC377DB-T 74LVC377PW 74LVC377D-T
描述 Flip Flops 3.3V OCTAL POS Flip Flops 3.3V OCTAL POS D-TYPE ENABL Flip Flops 3.3V OCTAL POS D-TYPE ENABL Flip Flops 3.3V OCTAL POS D-TYPE ENABL Flip Flops 3.3V OCTAL POS D-TYPE ENABL
是否Rohs认证 - 符合 符合 符合 符合
厂商名称 - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 - SSOP SSOP TSSOP SOIC
包装说明 - 5.30 MM, PLASTIC, MO-150, SOT-339-1, SSOP-20 5.30 MM, PLASTIC, MO-150, SOT-339-1, SSOP-20 4.40 MM, PLASTIC, MO-153, SOT-360-1, TSSOP-20 7.50 MM, PLASTIC, MS-013, SOT-163-1, SO-20
针数 - 20 20 20 20
Reach Compliance Code - unknown unknown unknown unknown
其他特性 - WITH HOLD MODE WITH HOLD MODE WITH HOLD MODE WITH HOLD MODE
系列 - LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 - R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20
JESD-609代码 - e4 e4 - e4
长度 - 7.2 mm 7.2 mm 6.5 mm 12.8 mm
负载电容(CL) - 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 - D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup - 125000000 Hz 125000000 Hz 125000000 Hz 125000000 Hz
最大I(ol) - 0.024 A 0.024 A 0.024 A 0.024 A
湿度敏感等级 - 1 1 1 1
位数 - 8 8 8 8
功能数量 - 1 1 1 1
端子数量 - 20 20 20 20
最高工作温度 - 125 °C 125 °C 125 °C 125 °C
最低工作温度 - -40 °C -40 °C -40 °C -40 °C
输出特性 - 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 - TRUE TRUE TRUE TRUE
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - SSOP SSOP TSSOP SOP
封装等效代码 - SSOP20,.3 SSOP20,.3 TSSOP20,.25 SOP20,.4
封装形状 - RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) - 260 260 260 260
电源 - 3.3 V 3.3 V 3.3 V 3.3 V
传播延迟(tpd) - 7.9 ns 7.9 ns 7.9 ns 7.9 ns
认证状态 - Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 - 2 mm 2 mm 1.1 mm 2.65 mm
最大供电电压 (Vsup) - 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) - 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) - 2.7 V 2.7 V 2.7 V 2.7 V
表面贴装 - YES YES YES YES
技术 - CMOS CMOS CMOS CMOS
温度等级 - AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 - NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL/PALLADIUM/GOLD (NI/PD/AU) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 - GULL WING GULL WING GULL WING GULL WING
端子节距 - 0.65 mm 0.65 mm 0.65 mm 1.27 mm
端子位置 - DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 - 30 30 30 30
触发器类型 - POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 - 5.3 mm 5.3 mm 4.4 mm 7.5 mm
最小 fmax - 150 MHz 150 MHz 150 MHz 150 MHz
Base Number Matches - 1 1 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1222  2851  2108  937  2155  25  58  43  19  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved