电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

ICE40LP1K-CM49TR1K

产品描述FPGA iCE40 LP Family 1280 Cells 40nm Technology 1.2V 49-Pin UCBGA T/R
文件大小1MB,共45页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
下载文档 详细参数 选型对比 全文预览

ICE40LP1K-CM49TR1K在线购买

供应商 器件名称 价格 最低购买 库存  
ICE40LP1K-CM49TR1K - - 点击查看 点击购买

ICE40LP1K-CM49TR1K概述

FPGA iCE40 LP Family 1280 Cells 40nm Technology 1.2V 49-Pin UCBGA T/R

ICE40LP1K-CM49TR1K规格参数

参数名称属性值
欧盟限制某些有害物质的使用Compliant
ECCN (US)EAR99
Part StatusActive
HTS8542.39.00.01
Family NameiCE40 LP
Process Technology40nm
User I/Os35
Number of I/O Banks4
Operating Supply Voltage (V)1.2
Logic Elements1280
Program Memory TypeSRAM
Embedded Memory (Kbit)64
Total Number of Block RAM16
Device Logic Units1280
Number of Global Clocks8
Device Number of DLLs/PLLs1
ProgrammabilityYes
Reprogrammability SupportYes
Copy ProtectionNo
In-System ProgrammabilityNo
Maximum Differential I/O Pairs12
Minimum Operating Supply Voltage (V)1.14
Maximum Operating Supply Voltage (V)1.26
I/O Voltage (V)3.3|2.5|1.2|1.5|1.8
Minimum Operating Temperature (°C)-40
Maximum Operating Temperature (°C)100
系列
Packaging
Tape and Reel
Supplier PackageUCBGA
Pin Count49
MountingSurface Mount
Package Height0.9(Max)
Package Length3
Package Width3
PCB changed49

ICE40LP1K-CM49TR1K相似产品对比

ICE40LP1K-CM49TR1K ICE40LP4K-CM121TR1K ICE40LP384-SG32TR ICE40LP8K-CM121TR ICE40LP4K-CM81TR1K ICE40HX4K-BG121
描述 FPGA iCE40 LP Family 1280 Cells 40nm Technology 1.2V 49-Pin UCBGA T/R FPGA iCE40 LP Family 3520 Cells 40nm Technology 1.2V 121-Pin UCBGA T/R FPGA iCE40 LP Family 384 Cells 40nm Technology 1.2V 32-Pin QFN EP T/R FPGA iCE40 LP Family 7680 Cells 40nm Technology 1.2V 121-Pin UCBGA T/R FPGA iCE40 LP Family 3520 Cells 40nm Technology 1.2V 81-Pin UCBGA T/R FPGA iCE40 LP Family 3520 Cells 40nm Technology 1.2V 121-Pin CABGA
欧盟限制某些有害物质的使用 Compliant Compliant Compliant Compliant Compliant Compliant
ECCN (US) EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
Family Name iCE40 LP iCE40 LP iCE40 LP iCE40 LP iCE40 LP iCE40 LP
Process Technology 40nm 40nm 40nm 40nm 40nm 40nm
User I/Os 35 93 21 93 63 93
Number of I/O Banks 4 4 4 4 4 4
Operating Supply Voltage (V) 1.2 1.2 1.2 1.2 1.2 1.2
Logic Elements 1280 3520 384 7680 3520 3520
Program Memory Type SRAM SRAM SRAM SRAM SRAM SRAM
Device Logic Units 1280 3520 384 7680 3520 3520
Number of Global Clocks 8 8 8 8 8 8
Programmability Yes Yes Yes Yes Yes Yes
Reprogrammability Support Yes Yes Yes Yes Yes Yes
Copy Protection No No No No No No
In-System Programmability No No No No No No
Maximum Differential I/O Pairs 12 20 8 23 20 12
Minimum Operating Supply Voltage (V) 1.14 1.14 1.14 1.14 1.14 1.14
Maximum Operating Supply Voltage (V) 1.26 1.26 1.26 1.26 1.26 1.26
I/O Voltage (V) 3.3|2.5|1.2|1.5|1.8 3.3|1.2|1.5|1.8|2.5 1.2|1.5|1.8|2.5|3.3 1.2|1.5|1.8|2.5|3.3 1.2|1.5|1.8|2.5|3.3 3.3|2.5|1.8|1.5|1.2
Minimum Operating Temperature (°C) -40 -40 -40 -40 -40 -40
Maximum Operating Temperature (°C) 100 100 100 100 100 100
Supplier Package UCBGA UCBGA QFN EP UCBGA UCBGA CABGA
Pin Count 49 121 32 121 81 121
Mounting Surface Mount Surface Mount Surface Mount Surface Mount Surface Mount Surface Mount
Package Height 0.9(Max) 0.9(Max) 0.53 0.9(Max) 0.9(Max) 0.55(Min)
Package Length 3 5 5 5 4 9
Package Width 3 5 5 5 4 9
PCB changed 49 121 32 121 81 121
HTS 8542.39.00.01 8542.39.00.01 8542.39.00.01 8542.39.00.01 - 8542.39.00.01
Embedded Memory (Kbit) 64 80 - 128 80 80
Total Number of Block RAM 16 20 - 32 20 20
Device Number of DLLs/PLLs 1 2 - 2 2 2
系列
Packaging
Tape and Reel Tape and Reel Tape and Reel Tape and Reel Tape and Reel -

参考设计

使用 FPGA iCE40 Ultra 计步器的计步器参考设计
计步器参考设计。适用于任何移动设备的最简单的计步器实现。为任何设备添加完整的计步器功能 - 莱迪思计步器参考设计可以为任何移动设备设计添加完整的计步器功能。降低功耗,而不影响性能 - 在活动模式下功耗非常低,用户将能够继续行走数英里,并且仍然计算步数、卡路里、距离和持续时间。低成本、节省空间的设计 - 低成本设计的尺寸仅为 1.4 mm x 1.4 mm,并将 iCE40 UltraLite 与 ...

[ 查看详情 ]

传感器接口和预处理参考设计“永远在线的应用”
简化“始终在线”的基于传感器的应用的实施 - 非常适合移动设备和消费电子产品。传感器集线器设计位于应用处理器和智能手机和其他移动产品中常见的多个传感器之间。低功耗设计可最大限度地延长宝贵的电池寿命 - 超低功耗 iCE40 技术,非常适合“永远在线”的应用。传感器集线器减少了与应用处理器的不必要通信,使其能够更长时间地处于睡眠模式,从而延长宝贵的电池寿命。可定制的传感器解决方案 - 传感器集线器参...

[ 查看详情 ]

SPI flash 重复写入报错
[align=left][color=#000]我用的是5535的板子, 我用spiflash的示例程序一开始是正常的,后来我按自己的理解去读写flash,只读写某一个点,第一次都是正常的,但第二次之后就会错误。然后用示例程序去读写包含那个点对应的区间,那个对应的page就会出现error。[/color][/align][align=left][color=#000]我已经写坏3、 4个点了,感...
ZhangJian DSP 与 ARM 处理器
proteus里步进电机细分驱动芯片是哪个?
proteus里步进电机细分驱动芯片是哪个?THB6064H这款细分驱动芯片能用proteus中哪款代替?...
yyphuajian 微控制器 MCU
淘宝买了个免驱动的声卡,怎么改造输出直流信号了
请教下各位:淘宝买了个免驱动的声卡,怎么改造输出直流信号了?好改造吗...
gxg1122 模拟电子
倡议:在你下载资料同时,向无私分享自己宝贵资料的人致谢!
[size=5]我一直都发现一个问题,很多资料贴,楼主无私分享了后,有些坛友直接下载了,[/size][size=5]都不跟帖对楼主的分享说一声谢谢的![/size][size=5]甚至,我看到这段时间的[color=red]wzt[/color]发出的[color=red]藏书阁系列资料分享[/color],[/size][size=5]下载次数显示有好几十了,[/size][size=5]但是...
zqzq501311 聊聊、笑笑、闹闹
介绍一个测试电容的电路
电解电容会随时间而泄漏。图1中的电路可以用来测试电容,决定它们是否值得使用。通过CREF/RREF比值可以设定对泄漏的限制条件。图中的值适用于所有电容的一般测试,从1nF的陶瓷电容,到1000μF的电解电容。电路中,CREF的值接近于待测电容值CX。另外也可以用旋转切换的方法选择RREF,使之大于或小于22 MΩ。当按键开关闭合时,电容CREF与CX通过各自相应的PNP晶体管充电。当开关打开时,这...
qwqwqw2088 模拟与混合信号
板子上的芯片转45度角布局对焊接影大吗?
经常被告知不要将芯片在板子上摆成45度角,说是会影响贴装。请问下到底是怎么回事呢?这个角度不容易对准?...
wstt PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 176  303  771  1621  1692 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved