电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8534AY-01LF

产品描述Clock Drivers u0026 Distribution 4 LVPECL OUT BUFFER
产品类别半导体    模拟混合信号IC   
文件大小497KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8534AY-01LF在线购买

供应商 器件名称 价格 最低购买 库存  
8534AY-01LF - - 点击查看 点击购买

8534AY-01LF概述

Clock Drivers u0026 Distribution 4 LVPECL OUT BUFFER

8534AY-01LF规格参数

参数名称属性值
产品种类
Product Category
Clock Drivers & Distribution
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-64
系列
Packaging
Tray
高度
Height
1 mm
长度
Length
10 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
160
宽度
Width
10 mm
单位重量
Unit Weight
0.012720 oz

文档预览

下载PDF文档
Low Skew, 1-to-22 Differential-to-3.3V
LVPECL Fanout Buffer
Datasheet
8534-01
General Description
The 8534-01 is a low skew, 1-to-22 Differential-to-3.3V LVPECL
Fanout Buffer. The 8534-01 has two selectable clock inputs. The
CLK, nCLK pair can accept most standard differential input levels.
The PCLK, nPCLK pair can accept LVPECL, CML, or SSTL input
levels. The device is internally synchronized to eliminate runt pulses
on the outputs during asynchronous assertion/deassertion of the OE
pin. The 8534-01’s low output and part-to-part skew characteristics
make it ideal for workstation, server, and other high performance
clock distribution applications.
Features
Twenty-two differential LVPECL outputs
Selectable differential CLK, nCLK or LVPECL clock inputs
CLK, nCLK pair can accept the following differential input levels:
LVPECL, LVDS, LVHSTL, HCSL, SSTL
PCLK, nPCLK supports the following input levels: LVPECL, CML,
SSTL
Maximum output frequency: 500MHz
Output skew: 100ps (maximum)
Translates any single-ended input signal (LVCMOS, LVTTL, GTL)
to LVPECL levels with resistor bias on nCLK input
Additive phase jitter, RMS): 0.15ps (typical)
Full 3.3V supply mode
0°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
CLK_SEL
Pullup
Pin Assignment
Q0
V
CCO
V
CCO
nQ6
Q6
nQ5
Q5
nQ4
Q4
nQ3
nQ1
Q1
nQ0
Q3
nQ2
Q2
CLK
Pulldown
nCLK
Pullup/Pulldown
PCLK
Pulldown
nPCLK
Pullup/Pulldown
OE
Pullup
0
1
LE
Q
D
22
Q0:Q21
22
nQ0:nQ21
V
CCO
nc
nc
V
CC
CLK
nCLK
CLK_SEL
PCLK
nPCLK
V
EE
OE
nc
nc
nQ21
Q21
V
CCO
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
48
47
3
46
4
45
5
44
6
43
7
42
8
41
9
40
10
39
11
38
12
37
13
36
14
35
15
34
16
33
17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
1
2
V
CCO
Q14
nQ14
Q15
nQ15
Q16
nQ16
Q17
nQ17
Q18
nQ18
Q19
nQ19
Q20
nQ20
V
CCO
V
CCO
Q7
nQ7
Q8
nQ8
Q9
nQ9
Q10
nQ10
Q11
nQ11
Q12
nQ12
Q13
nQ13
V
CCO
8534-01
64-Lead TQFP E-Pad
10mm x 10mm x 1.0mm package body
Y package
Top View
©2015 Integrated Device Technology, Inc.
1
Revision C, December 1, 2015

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1225  1033  1514  2845  828  16  33  19  37  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved