电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4384V-5F256C

产品类别可编程逻辑器件    可编程逻辑   
文件大小464KB,共99页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
下载文档 详细参数 选型对比 全文预览

LC4384V-5F256C在线购买

供应商 器件名称 价格 最低购买 库存  
LC4384V-5F256C - - 点击查看 点击购买

LC4384V-5F256C规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Lattice(莱迪斯)
零件包装代码BGA
包装说明FPBGA-256
针数256
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性YES
最大时钟频率156 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e0
JTAG BSTYES
长度17 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量192
宏单元数384
端子数量256
组织4 DEDICATED INPUTS, 192 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)225
电源3.3 V
可编程逻辑类型EE PLD
传播延迟5 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
®
3.3V/2.5V/1.8V In-System Programmable
SuperFAST
TM
High Density PLDs
May 2009
Data Sheet DS1020
Features
High Performance
f
MAX
= 400MHz maximum operating frequency
t
PD
= 2.5ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
– Extended: -40 to 130°C junction (T
j
)
• For AEC-Q100 compliant devices, refer to
LA-ispMACH 4000V/Z Automotive Data Sheet
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
• Operation with 3.3V (4000V), 2.5V (4000B) or
1.8V (4000C/Z) supplies
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3V/2.5V/1.8V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10µA (4032Z)
Typical static current 1.3mA (4000C)
1.8V core low dynamic power
ispMACH 4000Z operational down to 1.6V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
100 TQFP
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 ftBGA
2
/
fpBGA
2, 3
176 TQFP
256 ftBGA/
fpBGA
3
176 TQFP
256 ftBGA/
fpBGA
3
1. 3.3V (4000V) only.
2. 128-I/O and 160-I/O configurations.
3. Use 256 ftBGA package for all new designs. Refer to PCN#14A-07 for 256 fpBGA package discontinuance.
© 2009 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
DS1020_23.1

LC4384V-5F256C相似产品对比

LC4384V-5F256C LC4512B-75FN256C LC4256V-75F256BC LC4512B-35F256C LC4384B-75FN256C LC4256C-3F256AC LC4256V-3FN256AC
描述 CPLD - Complex Programmable Logic Devices 3.3V 160 I/O CPLD - Complex Programmable Logic Devices PROGRAMMABLE SUPER FAST HI DENSITY PLD CPLD - Complex Programmable Logic Devices PROGRAMMABLE SUPER FAST HI DENSITY PLD CPLD - Complex Programmable Logic Devices PROGRAMMABLE SUPER FAST HI DENSITY PLD
是否Rohs认证 不符合 符合 不符合 不符合 符合 不符合 符合
零件包装代码 BGA BGA BGA BGA BGA BGA BGA
包装说明 FPBGA-256 FPBGA-256 FPBGA-256 FPBGA-256 FPBGA-256 FPBGA-256 FPBGA-256
针数 256 256 256 256 256 256 256
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant not_compliant not_compliant not_compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
其他特性 YES YES YES YES YES YES YES
最大时钟频率 156 MHz 111 MHz 111 MHz 212 MHz 111 MHz 212 MHz 212 MHz
系统内可编程 YES YES YES YES YES YES YES
JESD-30 代码 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256
JESD-609代码 e0 e1 e0 e0 e1 e0 e1
JTAG BST YES YES YES YES YES YES YES
长度 17 mm 17 mm 17 mm 17 mm 17 mm 17 mm 17 mm
湿度敏感等级 3 3 3 3 3 3 3
专用输入次数 4 4 4 4 4 4 4
I/O 线路数量 192 208 160 208 192 128 128
宏单元数 384 512 256 512 384 256 256
端子数量 256 256 256 256 256 256 256
组织 4 DEDICATED INPUTS, 192 I/O 4 DEDICATED INPUTS, 208 I/O 4 DEDICATED INPUTS, 160 I/O 4 DEDICATED INPUTS, 208 I/O 4 DEDICATED INPUTS, 192 I/O 4 DEDICATED INPUTS, 128 I/O 4 DEDICATED INPUTS, 128 I/O
输出函数 MACROCELL MACROCELL MACROCELL MACROCELL MACROCELL MACROCELL MACROCELL
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 BGA BGA BGA BGA BGA BGA BGA
封装等效代码 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40
封装形状 SQUARE SQUARE SQUARE SQUARE SQUARE SQUARE SQUARE
封装形式 GRID ARRAY GRID ARRAY GRID ARRAY GRID ARRAY GRID ARRAY GRID ARRAY GRID ARRAY
峰值回流温度(摄氏度) 225 250 225 225 250 225 250
电源 3.3 V 2.5 V 3.3 V 2.5 V 2.5 V 1.8 V 3.3 V
可编程逻辑类型 EE PLD EE PLD EE PLD EE PLD EE PLD EE PLD EE PLD
传播延迟 5 ns 7.5 ns 7.5 ns 3.5 ns 7.5 ns 3 ns 3 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 2.1 mm 2.1 mm 2.1 mm 2.1 mm 2.1 mm 2.1 mm 2.1 mm
最大供电电压 3.6 V 2.7 V 3.6 V 2.7 V 2.7 V 1.95 V 3.6 V
最小供电电压 3 V 2.3 V 3 V 2.3 V 2.3 V 1.65 V 3 V
标称供电电压 3.3 V 2.5 V 3.3 V 2.5 V 2.5 V 1.8 V 3.3 V
表面贴装 YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS
端子面层 Tin/Lead (Sn63Pb37) Tin/Silver/Copper (Sn/Ag/Cu) Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37) Tin/Silver/Copper (Sn/Ag/Cu) Tin/Lead (Sn63Pb37) Tin/Silver/Copper (Sn/Ag/Cu)
端子形式 BALL BALL BALL BALL BALL BALL BALL
端子节距 1 mm 1 mm 1 mm 1 mm 1 mm 1 mm 1 mm
端子位置 BOTTOM BOTTOM BOTTOM BOTTOM BOTTOM BOTTOM BOTTOM
处于峰值回流温度下的最长时间 30 40 30 30 40 30 40
宽度 17 mm 17 mm 17 mm 17 mm 17 mm 17 mm 17 mm
厂商名称 Lattice(莱迪斯) - Lattice(莱迪斯) - Lattice(莱迪斯) Lattice(莱迪斯) Lattice(莱迪斯)
Base Number Matches 1 1 - 1 1 1 1
分享:MOSFET栅极前 100 Ω 电阻有什么用?
故事开始 年轻的应用工程师 Neubean 想通过实验证明,为了获得稳定性,是不是真的必须把一个 100 Ω 的电阻放在 MOSFET 栅极前。拥有30 年经验的应用工程师 Gureux 对他的实验进行了监督 ......
qwqwqw2088 模拟与混合信号
灌水,发一个平面螺旋天线的资料
欢迎搞天线的同行一起探讨,唉,一个巴掌拍不响啊...
mutoudonggua 无线连接
同时使用两个串口中断的问题
我想编写一个程序,同时使用串口0和串口1,两个串口都能收也能发, 如串口0收到之后从串口1发出去,串口1收到数据之后从串口0发出去, 这样的功能是不是得需要用2个中断啊, 如果用了两个中 ......
sint27 微控制器 MCU
POL热阻测量及SOA评估
本帖最后由 qwqwqw2088 于 2022-7-7 14:04 编辑 为了满足更小的方案尺寸以降低系统成本,小型化和高功率密度成为了近年来DCDC和LDO的发展趋势,这也对方案的散热性能提出了更高的要求。本文 ......
qwqwqw2088 模拟与混合信号
TI_DSP处理器的分类
德州仪器(TI) 为各种应用(包括基于 ARM® 的微处理器(ARM MPU) 和数字信号处理器 (DSP))的开发提供了广泛的嵌入式处理器平台。 Sitara™ ARM 微处理器 – Sitara 产品平台包括高 ......
fish001 微控制器 MCU
有奖直播报名进行中:英飞凌智能电机驱动方案
直播主题:英飞凌智能电机驱动方案 直播介绍:变频电机驱动是节能减排的重要手段,以白色家电为例,其变频比例持续增加。为了满足客户快速变化的需求,英飞凌提供一站式的服务,以多种集成度的 ......
EEWORLD社区 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2602  84  2440  699  2228  35  37  21  12  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved