电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL102-109XM

产品描述programmable ddr zero delay clock driver
文件大小158KB,共10页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL102-109XM概述

programmable ddr zero delay clock driver

文档预览

下载PDF文档
Preliminary
PLL102-109
Programmable DDR Zero Delay Clock Driver
FEATURES
PLL clock distribution optimized for Double Data
Rate SDRAM application up to 266Mhz.
Distributes one clock Input to one bank of six
differential outputs.
Track spread spectrum clocking for EMI reduction.
Programmable delay between CLK_INT and CLK[T/C]
from –0.8ns to +3.1ns by programming CLKINT and
FBOUT skew channel, or from –1.1ns to +3.5ns if
additional DDR skew channels are enabled.
Two independent programmable DDR skew chan-
nels from –0.3ns to +0.4ns with step size
±100ps.
Support 2-wire I
2
C serial bus interface.
2.5V Operating Voltage.
Available in 28-Pin 209mil SSOP.
PIN CONFIGURATION
CLKCO
CLKT0
VDD
CLKT1
CLKC1
GND
SCLK
CLK_INT
N/C
AVDD
AGND
VDD
CLKT2
CLKC2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
CLKC5
CLKT5
CLKC4
CLKT4
VDD
SDATA
N/C
FB_INT
FB_OUTT
ADDR_SEL
CLKT3
CLKC3
GND
PLL102-109
DESCRIPTIONS
The PLL102-109 is a zero delay buffer that distributes
a single-ended clock input to six pairs of differential
clock outputs and one feedback clock output. Output
signal duty cycles are adjusted to 50%, independent of
the duty cycle at CLK_INT. The PLL can be bypassed
for test purposes by strapping AV
DD
to ground.
BLOCK DIAGRAM
Programmable
Skew Channel
-600~+800ps
±200ps step
AV
DD
Programmable
Delay Channel
CLK_INT
(0~2.5ns)
+170ps step
PLL
FB_INT
AV
DD
-300~+400ps
±100ps step
Control
Logic
-300~+400ps
±100ps step
FB_OUTT
CLKT0
CLKC0
CLKT1
CLKC1
CLKT5
CLKC5
CLKT2
CLKC2
CLKT3
CLKC3
CLKT4
CLKC4
47745 Fremont Blvd., Fremont, California 94538 TEL (510) 492-0990 FAX (510) 492-0991
Rev 02/26/03 Page 1

PLL102-109XM相似产品对比

PLL102-109XM PLL102-109 PLL102-109XC PLL102-109XI
描述 programmable ddr zero delay clock driver programmable ddr zero delay clock driver programmable ddr zero delay clock driver programmable ddr zero delay clock driver
关于STM32CAN接口问题
看到论坛里面的"STM3210B-EVAL参考线路图",CAN总线和USB都使用了,但是手册上这两个接口IO是共用的,如何实现?如图,将CAN接到了PD0,PD1C:C.JPG...
eelee stm32/stm8
程序烧录到单片机,但是却要一直连上烧录器
额我想问下。。程序既然烧录了,为啥我拔掉烧录器,程序就执行不了了。我的理解是,烧录了不应该供电就可以了吗? ...
asyua TI技术论坛
PCB电路板设计之电源的重要性!
无疑电源设计是整个电路板PCB设计最重要的一环。电源不稳定,其他啥都别谈。想必不用上尉哥再赘述说它究竟有多么重要了。在电源设计我们用得最多的场合是,从一个稳定的“高”电压得到一个稳定 ......
ohahaha PCB设计
带均衡的data信号!第一手DDR5仿真资料(下)
作者:一博科技高速先生自媒体成员 黄刚 有均衡的高速串行信号你们见多了,那有均衡的DDR信号你们见过吗?来,高速先生带你去领略下! 首先我们还是回顾下高速串行信号的相关概念。关于 ......
yvonneGan PCB设计
WINCE6.0 R3编译一个OS工程怎么整个这样的错误:CreateDirectory(C:) failed. GetLastError=5 (dec).
WINCE6.0 R3编译一个OS工程怎么整个这样的错误:CreateDirectory(C:) failed. GetLastError=5 (dec)....
ssssssss 嵌入式系统
AD637真有效值转换芯片
AD637真有效值转换芯片---工频测量方面好帮手。...
化升 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2443  2769  779  1832  2890  2  18  9  48  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved