电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL102-04SC-R

产品描述low skew output buffer
文件大小231KB,共6页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL102-04SC-R概述

low skew output buffer

文档预览

下载PDF文档
PLL102-04
Low Skew Output Buffer
FEATURES
Frequency range 50 ~ 120MHz.
Internal phase locked loop will allow spread spec-
trum modulation on reference clock to pass to the
outputs (up to 100kHz SST modulation).
Zero input - output delay.
Less than 700 ps device - device skew.
Less than 250 ps skew between outputs.
Less than 200 ps cycle - cycle jitter.
Output Enable function tri-state outputs.
3.3V operation.
Available in 8-Pin 150mil SOIC.
Remark
If REF clock is stopped for more than 10us after it has already been
provided to the chip, and after power-up, the output clocks will
disappear. In that instance, a full power-up reset is required in order
to reactivate the output clocks.
PIN CONFIGURATION
REF
CLK2
CLK1
GND
1
2
3
4
8
7
6
5
CLKOUT
CLK4
VDD
CLK3
PLL102-04
DESCRIPTION
The PLL102-04 is a high performance, low skew, low
jitter zero delay buffer designed to distribute high
speed clocks and is available in 8-pin SOIC package. It
has four outputs that are synchronized with the input.
The synchronization is established via CLKOUT feed
back to the input of the PLL. Since the skew between
the input and output is less than
±350
ps, the device
acts as a zero delay buffer.
BLOCK DIAGRAM
REF
PLL
CLKOUT
CLK1
CLK2
CLK3
CLK4
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/22/05 Page 1

PLL102-04SC-R相似产品对比

PLL102-04SC-R PLL102-04SCL PLL102-04SCL-R PLL102-04 PLL102-04SC
描述 low skew output buffer low skew output buffer low skew output buffer low skew output buffer low skew output buffer
高清大图带你看今年的高交会(跟帖评论有惊喜)
今年的高交会于11月16日~21日在深圳会展中心举办,深圳的小伙伴们有时间一定要去逛逛啊。 中国国际高新技术成果交易会(简称高交会)由中国商务部、科技部、工信部、国家发改 ......
eric_wang 聊聊、笑笑、闹闹
招兼职ADS电磁培训讲师
企业培训公司面向单位员工培训,长期招ADS电磁兼职老师,主要是预算与成本管理,一般三天左右的短周期培训,周末为主,有2人左右的小辅导,也有30人左右的培训大班,待遇优,北京,上海,成都 ......
nobody133 求职招聘
使用RegEnumKeyEx()函数枚举组册表的疑问?
使用RegEnumKeyEx()函数枚举组册表,遇到问题,发现该命令是用由个键的“最后子键”向上枚举... 例子如下 BOOL CCameratestDlg::FineCISDevice() { HKEY hKey_tmp = NULL; HKEY hKey = ......
baronx2010 嵌入式系统
请教这个电路有没有什么缺陷?
请教下老师,这个图是我自己搭的充电LED灯闪烁电路,不受MCU控制,不知道是否可行,有没有什么缺陷或者需要优化的? ①为PWR,是电池插上就会有输出的,充电时与电池断开,充电时VBUS通过一只 ......
elec32156 模拟电子
0947@52RD_高通各芯片.pdf
0947@52RD_高通各芯片.pdf...
yun12 单片机
Altium Designer 15安装插件的详细图文教程
本帖最后由 小崇伟 于 2015-1-14 09:52 编辑 昨天晚上花了点时间把这个过程写了一下,没什么难的地方,在此奉献给需要的小伙伴了。 记得帮忙顶贴,有问题可以加我QQ交流,仅限问题交流,其 ......
小崇伟 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2365  76  2815  1433  92  41  11  58  54  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved