电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

223893151529

产品描述Ceramic Capacitor, Multilayer, Ceramic, 200V, 5% +Tol, 5% -Tol, C0G, 30ppm/Cel TC, 0.000033uF, Surface Mount, 1206, CHIP, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小390KB,共17页
制造商YAGEO(国巨)
官网地址http://www.yageo.com/
标准
相似器件已查找到1个与223893151529功能相似器件
下载文档 详细参数 全文预览

223893151529概述

Ceramic Capacitor, Multilayer, Ceramic, 200V, 5% +Tol, 5% -Tol, C0G, 30ppm/Cel TC, 0.000033uF, Surface Mount, 1206, CHIP, ROHS COMPLIANT

223893151529规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明, 1206
Reach Compliance Codecompli
ECCN代码EAR99
电容0.000033 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度0.6 mm
JESD-609代码e3
长度3.2 mm
安装特点SURFACE MOUNT
多层Yes
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR, PAPER, 13 INCH
正容差5%
额定(直流)电压(URdc)200 V
尺寸代码1206
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Matte Tin (Sn) - with Nickel (Ni) barrie
端子形状WRAPAROUND
宽度1.6 mm
Base Number Matches1

文档预览

下载PDF文档
w
DATA SHEET
SURFACE-MOUNT CERAMIC
MULTILAYER CAPACITORS
Mid-voltage: NP0/X7R
(Pb Free & RoHS compliant)
100 V TO 500 V
10 pF to 470 nF
Product specification – Sep 08, 2005 V. 0

与223893151529功能相似器件

器件名 厂商 描述
1206CG330JBB300 YAGEO(国巨) Ceramic Capacitor, Multilayer, Ceramic, 200V, 5% +Tol, 5% -Tol, C0G, 30ppm/Cel TC, 0.000033uF, Surface Mount, 1206, CHIP
博通Wi-Fi 6E技术让Galaxy S21 Ultra大放异彩
三星近期发布了三款新智能手机,其中一款是Galaxy S21 Ultra,这是首款基于Wi-Fi 6E的手机。博通为该设备提供BCM4389芯片。 三星的新Galaxy系列产品包括Galaxy S21、Galaxy S21 Plus和高 ......
okhxyyo 无线连接
KW41Z+(水个痛快2)玩了几个demo 汇报一下~
demo 串口回环 拿到板子也有一段时间了,该下载的软件一个不落,挨个玩过之后是时候水一波了~ 302689 上面是下载的软件, 先说说官方IDE吧,在eclipse的基础上发开的,集成了eclipse的优 ......
皈依 NXP MCU
选通显示的仿真问题
我仿真夏宇闻老师书上的例子 代码如下: `timescale 1 ns/ 1 ps module LAMP_vlg_tst(); // constants // general purpose registe ......
chenbingjy FPGA/CPLD
(急切求助)CE5.0环境下测试PDA碰到同步及网络连接问题汇总(在线等答案)。。。
大家好,向大家请教几个问题,刚接触CE5.0环境下编程,碰到几个环境配置方面的问题: 环境是C#.Net2005(CE5.0);硬件是PDA及PDA跟电脑进行连接的数据线; 安装的Active Async版本是4.5和4.0 ......
zhfxuyg 嵌入式系统
IP 核 累加器 信号的输入时间
新手求助 想用一个IP 核 累加器 做加法,8位输入9位输出。模拟的时候输入信号的持续时间怎么定呢?太短了输不进,太长了重复输入。 根据输出调整输入时间,可是换了另一组数又不成了。 ......
dongxh FPGA/CPLD
GPIO配置中的pull up 和pull down的困惑
对GPIO配置中的Pull up和down一直很困惑,就是什么情况下应该配置成pull-up、pull-down及no pull?还有就是当进入sleep模式时,如何配置GPIO会减少耗电流?...
fanfanme 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2349  596  1716  2424  242  48  12  35  49  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved