电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28LV256HNA-35T

产品描述IC 32K X 8 EEPROM 3V, 350 ns, PQCC32, PLASTIC, LCC-32, Programmable ROM
产品类别存储    存储   
文件大小70KB,共12页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

CAT28LV256HNA-35T概述

IC 32K X 8 EEPROM 3V, 350 ns, PQCC32, PLASTIC, LCC-32, Programmable ROM

CAT28LV256HNA-35T规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码QFJ
包装说明QCCJ,
针数32
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间350 ns
JESD-30 代码R-PQCC-J32
JESD-609代码e0
长度13.97 mm
内存密度262144 bit
内存集成电路类型EEPROM
内存宽度8
湿度敏感等级3
功能数量1
端子数量32
字数32768 words
字数代码32000
工作模式ASYNCHRONOUS
最高工作温度105 °C
最低工作温度-40 °C
组织32KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状RECTANGULAR
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压3 V
认证状态Not Qualified
座面最大高度3.55 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度11.43 mm
Base Number Matches1

文档预览

下载PDF文档
CAT28LV256
256K-Bit CMOS PARALLEL EEPROM
FEATURES
s
3.0V to 3.6V Supply
s
Read Access Times: 200/250/300 ns
s
Low Power CMOS Dissipation:
s
CMOS and TTL Compatible I/O
s
Automatic Page Write Operation:
– Active: 15 mA Max.
– Standby: 150
µ
A Max.
s
Simple Write Operation:
– 1 to 64 Bytes in 10ms
– Page Load Timer
s
End of Write Detection:
– On-Chip Address and Data Latches
– Self-Timed Write Cycle with Auto-Clear
s
Fast Write Cycle Time:
– Toggle Bit
DATA
Polling
s
Hardware and Software Write Protection
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
– 10ms Max.
s
Commercial, Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28LV256 is a fast, low power, low voltage
CMOS Parallel E
2
PROM organized as 32K x 8-bits. It
requires a simple interface for in-system programming.
On-chip address and data latches, self-timed write cycle
with auto-clear and V
CC
power up/down write protection
eliminate additional timing and protection hardware.
DATA
Polling and Toggle status bits signal the start and
end of the self-timed write cycle. Additionally, the
CAT28LV256 features hardware and software write
protection.
The CAT28LV256 is manufactured using Catalyst’s
advanced CMOS floating gate technology. It is designed
to endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC–
approved 28-pin DIP, 28-pin TSOP or 32-pin PLCC
packages.
BLOCK DIAGRAM
A6–A14
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
32,768 x 8
E
2
PROM
ARRAY
64 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING
AND
TOGGLE BIT
COLUMN
DECODER
28LV256 F01
I/O0–I/O7
A0–A5
ADDR. BUFFER
& LATCHES
© 2009 SCILLC. All rights reserved.
Characteristics subject to change without notice
1
Doc. No. MD-1071, Rev. E

推荐资源

求压力传感器放大电路
有没有大侠使用过压力传感器的信号放大电路,我用的是拉压力传感器,在12V的供电下输出0-18mv的电压,我想将电压放大至0-5v,请问各位大侠该怎么设计!!谢谢!!!...
慕诗客 传感器
《基于PROTEUS的ARM虚拟开发技术》周景泰老师 PDF
《基于PROTEUS的ARM虚拟开发技术》周景泰老师 PDF...
zuie 单片机
超寬頻(ultra wide band, UWB)概觀
超寬頻(UWB)通訊系統可以被定義成一種擁有極高 頻寬載波比的無線通訊系統 。中心頻率大於2.5 GHz 的UWB系統其−10 dB的頻寬至少需要500 MHz,中 心頻率在2.5 GHz以下的UWB系統則需要至 ......
btty038 无线连接
【设计工具】Xilinx+FPGA的功耗优化设计方法
Xilinx+FPGA的功耗优化设计方法——设计人员可利用多种工具和技术来满足功率预算要求 解决方案 SOLUTION Xilinx FPGA的功耗优化设计方法 ——设计人员可利用多种工具和技术来满足功率预 ......
nwx8899 FPGA/CPLD
ez430-chronos 问题
有个问题请教你,我将control_center中带的ez430-chronos的源码(C:\Program Files\Texas Instruments\eZ430-Chronos\Software Projects\Chronos Watch\CCS)就是这里的。烧写完后打开contol_ce ......
541469923@qq.co 微控制器 MCU
WinCE自带数据库的问题
{ int index; DWORD dwError; ...
yelingxin 嵌入式系统

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1761  654  876  621  2403  36  14  18  13  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved