电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT48LC16M16A2BG-75:D TR

产品描述SDRAM 存储器 IC 256Mb(16M x 16) 并联 133 MHz 5.4 ns 54-VFBGA(8x14)
产品类别半导体    存储器   
文件大小1MB,共94页
制造商Micron Technology
官网地址http://www.mdtic.com.tw/
标准
下载文档 详细参数 全文预览

MT48LC16M16A2BG-75:D TR概述

SDRAM 存储器 IC 256Mb(16M x 16) 并联 133 MHz 5.4 ns 54-VFBGA(8x14)

MT48LC16M16A2BG-75:D TR规格参数

参数名称属性值
类别
厂商名称Micron Technology
包装卷带(TR)剪切带(CT)Digi-Reel®
存储器类型易失
存储器格式DRAM
技术SDRAM
存储容量256Mb(16M x 16)
存储器接口并联
写周期时间 - 字,页15ns
电压 - 供电3V ~ 3.6V
工作温度0°C ~ 70°C(TA)
安装类型表面贴装型
封装/外壳54-VFBGA
供应商器件封装54-VFBGA(8x14)
时钟频率133 MHz
访问时间5.4 ns
基本产品编号MT48LC16M16A2

文档预览

下载PDF文档
256Mb: x4, x8, x16 SDRAM
Features
SDR SDRAM
MT48LC64M4A2 – 16 Meg x 4 x 4 banks
MT48LC32M8A2 – 8 Meg x 8 x 4 banks
MT48LC16M16A2 – 4 Meg x 16 x 4 banks
Features
• PC100- and PC133-compliant
• Fully synchronous; all signals registered on positive
edge of system clock
• Internal, pipelined operation; column address can
be changed every clock cycle
• Internal banks for hiding row access/precharge
• Programmable burst lengths: 1, 2, 4, 8, or full page
• Auto precharge, includes concurrent auto precharge
and auto refresh modes
• Self refresh mode (not available on AT devices)
• Auto refresh
– 64ms, 8192-cycle refresh (commercial and
industrial)
– 16ms, 8192-cycle refresh (automotive)
• LVTTL-compatible inputs and outputs
• Single 3.3V ±0.3V power supply
Options
• Configurations
– 64 Meg x 4 (16 Meg x 4 x 4 banks)
– 32 Meg x 8 (8 Meg x 8 x 4 banks)
– 16 Meg x 16 (4 Meg x 16 x 4 banks)
• Write recovery (
t
WR)
t
WR = 2 CLK
• Plastic package – OCPL
1
– 54-pin TSOP II OCPL
1
(400 mil)
(standard)
– 54-pin TSOP II OCPL
1
(400 mil)
Pb-free
– 60-ball TFBGA (x4, x8) (8mm x
16mm)
– 60-ball TFBGA (x4, x8) (8mm x
16mm) Pb-free
– 54-ball VFBGA (x16) (8mm x 14 mm)
– 54-ball VFBGA (x16) (8mm x 14 mm)
Pb-free
– 54-ball VFBGA (x16) (8mm x 8 mm)
– 54-ball VFBGA (x16) (8mm x 8 mm)
Pb-free
• Timing – cycle time
– 6ns @ CL = 3 (x8, x16 only)
– 7.5ns @ CL = 3 (PC133)
– 7.5ns @ CL = 2 (PC133)
• Self refresh
– Standard
– Low power
• Operating temperature range
– Commercial (0˚C to +70˚C)
– Industrial (–40˚C to +85˚C)
– Automotive (–40˚C to +105˚C)
• Revision
Notes:
1.
2.
3.
4.
Off-center parting line.
Only available on Revision D.
Only available on Revision G.
Contact Micron for availability.
Marking
64M4
32M8
16M16
A2
TG
P
FB
BB
FG
2
BG
2
F4
3
B4
3
-6A
-75
2
-7E
None
L
2
,
4
None
IT
AT
4
:D/:G
PDF: 09005aef8091e6d1
256Mb_sdr.pdf - Rev. W 05/15 EN
1
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 1999 Micron Technology, Inc. All rights reserved.
Products and specifications discussed herein are subject to change by Micron without notice.
富士通MB85RC64中英文技术手册
134927134928...
ltbytyn 综合技术交流
EEWORLD大学堂----直播回放: TI 通过集成隔离数据和电源 IC 降低辐射
直播回放: TI 通过集成隔离数据和电源 IC 降低辐射:https://training.eeworld.com.cn/course/26654...
hi5 综合技术交流
烧写flash时候无法擦除请问原因
今天新做了个板 用jtag下载到擦flash时候过不去了 重新编了以后加入调试语句发现擦了flash的block 0后去判断status寄存器 得到的值是0x00a800a8 好象说供电不足 但是拿万用表量了一下Vpen得到3. ......
fgfz2003 嵌入式系统
再问个问题,STM32自带的RTC稳定吗?
STM32自带的RTC稳定吗?还有掉电备份区域?会不会在上下电的时候冲击错乱?以前的产品用了DS1302、8583、8563等在上下电很容易冲击错乱。...
amote stm32/stm8
【FPGA助学系列—实例2—跑表1】
verilog不过关啊, 不过关。哎,菜鸟玩verilog,写了几句程序错误一大片。:Cry:还好搞出来了。目前只有简单的跑表功能。后面会加入按键功能。 verilog 程序未优化,优化也是门学问啊。按计划先 ......
ltbytyn FPGA/CPLD
ise配置FPGA失败
248488248489 万能的eeworld网友,我现在在用ISE做一个实验,很简单的实验,就是点亮LED,然后用CDC查看LED的波形即可。但是出了很多问题,虽然解决了很多,但是,现在有一个问题解决不了,就 ......
不足论 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 954  1098  2031  1910  1061  20  23  41  39  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved