电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MAX6382LT30D6+T

产品描述supervisory circuits single upower reset circuit
产品类别电源/电源管理    电源电路   
文件大小311KB,共10页
制造商Maxim(美信半导体)
官网地址https://www.maximintegrated.com/en.html
标准
下载文档 详细参数 全文预览

MAX6382LT30D6+T概述

supervisory circuits single upower reset circuit

MAX6382LT30D6+T规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Maxim(美信半导体)
零件包装代码SON
包装说明VSON, SOLCC6,.04,20
针数6
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
其他特性RESET THRESHOLD VOLTAGE IS 3V
可调阈值NO
模拟集成电路 - 其他类型POWER SUPPLY SUPPORT CIRCUIT
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1.5 mm
湿度敏感等级1
信道数量1
功能数量1
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装等效代码SOLCC6,.04,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
电源1/5.5 V
认证状态Not Qualified
座面最大高度0.8 mm
最大供电电流 (Isup)0.013 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术BICMOS
温度等级AUTOMOTIVE
端子面层Matte Tin (Sn)
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度1 mm
Base Number Matches1
TI C6000优化手册——让代码看起来像钉子
DSP芯片的出现,是为了解决大量的数字运算问题。通过集成专用的加法器、乘法器、地址产生器、复杂逻辑等硬件单元,DSP能实现比普通单片机更快速的数字运算,使处理器更适用于实时性高、复杂度强的处理场合。也正因为如此,DSP编程中非常重要的一环就是让代码尽可能高效地运行。本文基于TI C6000硬件架构,针对C语言编程,介绍其中主要的代码优化方法。指导方针在做优化前,当建立以下几点信念:循环最重要。显然...
灞波儿奔 DSP 与 ARM 处理器
求助TI电机驱动芯片DRV8412用MSP430控制步进电机问题
[i=s] 本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 [/i]求助TI电机驱动芯片DRV8412用MSP430控制步进电机问题,有使用过的大虾,麻烦了,谢谢!...
在路上的旁观者 电子竞赛
什么原因?关于锂电池寿命问题!
[size=5]现在很多设备仪器都在用可充电锂电池组(锂电池组加装有电池保护板),为了防水的原因,电池组的封装固定后,电池组做防水处理一般用胶水固定,问题是:有的设备和仪器使用几个月后出现不能充电了,什么原因?当然电池供应商说:电池可充电次数高达500多次,而有的设备和仪器,充电次数还不到200次??请各位帮忙分析,电池是采用国外电芯。[/size][size=5]大家讨论一下问锂电池组寿命与哪些...
qwqwqw2088 电源技术
timch1ch2被用来输入pwm捕获占空比,那么ch2
比如 PA6--CH1/IN6PA7 --CH2/IN7现在我要捕获pwm的占空比也就是要用到pwm模式用到了两个输入口i不过按照st的资料 ch2是内部连接的 那么我还能PA7做模拟输入吗?版主指教...
shenqibuhui stm32/stm8
PCB设计者应如何考虑信号电平与工作频率
[size=4]PCB设计者对于一个电路原理图,首先应当知道其信号电流的流向。不过这个问题很简单,根据国际惯例,输入端都位于电路原理图的左侧,输出端都位于电路原理图的右侧,一目了然。[/size][size=4][/size][size=4]接下来,需要了解的问题是电路中信号电流的大小以及工作频率为多少。在信号电流大小用增益表示的情况下,也可以将对电流大小的了解改换成对信号电平高低的了解。[/si...
ohahaha PCB设计
AD5620的VHDL控制程序
--基于AD56XX的VHDL控制程序--设计者 eeleaderlibrary ieee;use ieee.std_logic_1164.all; use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity Wr_Ad56XX is port ( clk: in std_logic;------20MHZ rst: in...
eeleader FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 410  476  493  823  1030 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved