电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39100Z388-125MGC

产品描述CPLDs at FPGA Densities
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY39100Z388-125MGC概述

CPLDs at FPGA Densities

CY39100Z388-125MGC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码BGA
包装说明BGA-388
针数388
Reach Compliance Codenot_compliant
其他特性YES
系统内可编程YES
JESD-30 代码S-PBGA-B388
JESD-609代码e0
JTAG BSTYES
长度35 mm
专用输入次数
I/O 线路数量294
宏单元数1536
端子数量388
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 294 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA388,26X26,50
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.5/3.3,1.8 V
可编程逻辑类型LOADABLE PLD
传播延迟10 ns
认证状态Not Qualified
座面最大高度2.46 mm
最大供电电压1.95 V
最小供电电压1.65 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度35 mm
Base Number Matches1

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
当信任瓦解 社会也就崩溃
(一位台湾人写的) 十年前,我带年仅三岁多的儿子到美国旅行,寄宿亲戚家。 亲戚拿个全新的儿童汽车安全座椅给我,说:「这里规定儿童一定要坐汽车安全座椅,这个给你用, ......
ESD技术咨询 工作这点儿事
亲们 人体仅用了8.2%DNA 其余的都干嘛去了
目前,英国牛津大学科学家最新研究显示,人体仅有8.2%DNA具有重要作用,其余的多数DNA都是人体进化残留物,就像是阑尾一样。 http://img1.gtimg.com/tech/pics/hv1/114/145/1663/108173664.j ......
Benjoy 聊聊、笑笑、闹闹
NSN 杭州苏州RF岗位
大家好,我是人才咨询顾问Austin 我们正在和全球领先的通讯设备提供商NSN合作,现有RF岗位招聘,具体如下: 杭州:主要是招聘研发岗位 1,RF Engineer/specialist:2年以上的RF经验,英文流 ......
austinwang 求职招聘
开源BQ25504_Launchpad BOOST太阳能采集板+送PCB空板
很久以前参见论坛的活动做了一个Q25504的太阳能的参加板,这个板子适合在弱光的条件下做太阳能的能量采集,具体请看这个帖子:https://bbs.eeworld.com.cn/thread-452232-1-1.html,本设计适合 ......
IC爬虫 微控制器 MCU
屏升压电路电感叫的问题
最近遇到个奇怪的问题,求各位高手帮忙看一下。 我的产品上有用到一块群创的7寸数字屏AT070TN92,我在公司这边测试没问题的,但是到客户那里(上海)屏升压电路(VGH,VGL)的电感会有声音 ......
borgerliu 模拟电子
求助!录音数据储存到SD卡
我用的是msp43fg4619,现在可以录音和播放,但是数据是储存在内部的flash里面,所以录音时间非常短,我想储存到SD卡里面,录更长时间 现在我已经用了SPI可以读写SD卡,我要怎么把ADC的东西传输 ......
chenc_44 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 648  183  1010  509  504  14  4  21  11  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved