电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39030Z256-83NTI

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39030Z256-83NTI概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
关于Embest Edukit-III系统的一个问题
我想问一下关于Embest Edukit-III这个系统的一个问题. 就是当我插入ARM9 Samsung S3C2410X芯片时,Embest Edukit-III系统的数码管和触摸屏会自动地进行初始化,比如数码管会显示全零,触摸屏会显 ......
qddianzi 嵌入式系统
请教关于运放LM324
因为线路板上只有+8V]跟5V电源,而如果用+8V跟GND给LM324供电的话,不能满足要求,因为要求LM324的最少输出要为0V左右,所以就用+8V接LM324的V+,-5V接LM324的V-,电路能正常工作。不知批量生产 ......
ATT001 微控制器 MCU
物联网技术涉24个标准化组织 标准体系待统一
4月28日消息,在今日召开的的“2010物联网高峰研讨会”上,工业和信息化部电信研究院副院长曹淑敏表示,目前由于物联网涉及到应用范围广,网络层级多,推动物联网发展急需建立统一的物联网标准 ......
xtss 无线连接
驱动里面怎么实现这个??
我要实现按下一个gpio按键后弹出一个对话框,上面有两个按钮,请问这个可以在驱动里面实现吗?MessageBox可以出现两个按钮,但按钮文字不能改变?...
易晋生 嵌入式系统
ADuCM360的ADC部分(待续)
1、设置ADCxCON选择相应的通道,以及是否缓冲。两个ADC模块可以设置对同一输入端采样。 2、ADC增益控制PGA。ADC的增益可以设置为1、2、4、8、16、32、64、128。由ADCxMDE寄存器设置。如果设 ......
dontium ADI 工业技术
求助:在哪里能够找到usb最新驱动程序(VXWORKS5.5)
小弟使用的是vxworks5.5,xscale平台。USB驱动程序代码的生成时间时2001年的,导致我的系统USB盘使用有问题。请大虾帮忙提供最新的USB驱动程序代码。谢谢。...
zhaonash 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1793  2202  1583  794  1730  43  19  8  5  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved