电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHA18.432/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACHA18.432/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHA18.432/13.500规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明DIP,
Reach Compliance Codecompliant
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
请问Protel原理图编译时,这个错误是什么意思?
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主: 蓝天白云60959请问Protel原理图编译时,这个错误是什么意思?...
576483498 PCB设计
IIC读eeprom与写进去的值不一样,而且改变写的值,eeprom读出来的值没有变化。
如题。 /*************************************************************************** IIC总线读8位数据 返回值:读出的8位数据 ***************************************************** ......
墨染卿卿 微控制器 MCU
关于UCOS 3个任务切换的问题!
我创建了3个任务: 任务一() //优先级为4 { while(1) { 输出1控制灯1,然后输出状态取反; 系统延时(500毫秒); } } 任务二() ......
toff 实时操作系统RTOS
multisim仿真测量运放开环幅频特性曲线
本帖最后由 萤火 于 2017-7-18 17:11 编辑 请问老师,怎么测量PA85这个高压运放的开环幅频(相频)特性曲线,图(1)是maychang老师在一个帖子中发的一种运放的开环增益测量电路图。在Multis ......
萤火 模拟电子
晒照片赢话费——sjtitr
正月里来是新年呀,大年初一头一天啊…… 烟花爆竹满街响,全国各地都一样。 来点不同的。 141458 大年三十午夜,一个寂寞的街口,23点52分。 家家户户忙着煮饺子的时候,这 ......
sjtitr 聊聊、笑笑、闹闹
总结电容知识
本帖最后由 可乐zzZ 于 2021-8-19 17:25 编辑 电容是电路设计中最为普通常用的器件,是无源元件之一,有源器件简单地说就是需能(电)源的器件叫有源器件, 无需能(电)源的器件就是无源器件 ......
可乐zzZ 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2308  1519  2819  902  1049  59  18  49  51  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved