电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LCX00MTCX

产品描述LVC/LCX/Z SERIES, QUAD 2-INPUT NAND GATE, PDSO14
产品类别逻辑    逻辑   
文件大小84KB,共7页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74LCX00MTCX在线购买

供应商 器件名称 价格 最低购买 库存  
74LCX00MTCX - - 点击查看 点击购买

74LCX00MTCX概述

LVC/LCX/Z SERIES, QUAD 2-INPUT NAND GATE, PDSO14

74LCX00MTCX规格参数

参数名称属性值
Brand NameFairchild Semiconduc
是否无铅不含铅
是否Rohs认证符合
厂商名称Fairchild
零件包装代码TSSOP
包装说明TSSOP, TSSOP14,.25
针数14
制造商包装代码14 LD,TSSOP,JEDEC MO-153, 4.4MM WIDE
Reach Compliance Codecompli
ECCN代码EAR99
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度5 mm
负载电容(CL)50 pF
逻辑集成电路类型NAND GATE
最大I(ol)0.024 A
湿度敏感等级1
功能数量4
输入次数2
端子数量14
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP14,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
Prop。Delay @ Nom-Su5.2 ns
传播延迟(tpd)6.2 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
74LCX00 Low Voltage Quad 2-Input NAND Gate with 5V Tolerant Inputs
March 1995
Revised March 1999
74LCX00
Low Voltage Quad 2-Input NAND Gate with 5V Tolerant
Inputs
General Description
The LCX00 contains four 2-input NAND gates. The inputs
tolerate voltages up to 7V allowing the interface of 5V sys-
tems to 3V systems.
The 74LCX00 is fabricated with advanced CMOS technol-
ogy to achieve high speed operation while maintaining
CMOS low power dissipation.
Features
s
5V tolerant inputs
s
2.3V–3.6V V
CC
specifications provided
s
5.2 ns t
PD
max (V
CC
=
3.3V), 10
µA
I
CC
max
s
Power down high impedance inputs and outputs
s
±24
mA output drive (V
CC
=
3.0V)
s
Implements patented noise/EMI reduction circuitry
s
Latch-up performance exceeds 500 mA
s
ESD performance:
Human body model
>
2000V
Machine model
>
200V
Ordering Code:
Order Number
74LCX00M
74LCX00SJ
74LCX00MTC
Package Number
M14A
M14D
MTC14
Package Description
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-120, 0.150” Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
14-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbol
IEEE/IEC
Connection Diagram
Pin Descriptions
Pin Names
A
n
, B
n
O
n
Description
Inputs
Outputs
© 1999 Fairchild Semiconductor Corporation
DS012408.prf
www.fairchildsemi.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 563  2546  323  2144  1024  16  20  29  12  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved