电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510JCB-BBAG

产品描述osc prog 1.8V lvds 20ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510JCB-BBAG概述

osc prog 1.8V lvds 20ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
用vs2005开发的程序的打包问题
有一个.exe文件,还有几个文本文件,现在想打个包,不知道该怎么打 最好是那种可以和安装程序一样的,打开之后安装,然后就可以使用啊 ...
w19864h 嵌入式系统
偶得以STlink V2.1固件,测试通过,出来嘚瑟一下
不废话直接上测试结果 原固件版本 319095 升级后的版本,说明支持在线升级 319096 电脑识别到的设备,STlink、串口、虚拟磁盘样样齐全 319097 Keil环境下,JTAG模式支持,正常识 ......
通宵敲代码 stm32/stm8
查找表(Look-Up-Table)的原理与结构(FPGA
一.查找表(Look-Up-Table)的原理与结构 采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,Virtex系列等。 查找表(Look-Up-Table)简称为LUT,LUT本质 ......
eeleader FPGA/CPLD
STM32 GPIO复用问题
当我将GPIO复用的时候,比如打开TIM1的PWM输出功能,只能设置为复用输出模式GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF_PP;其对应的管脚PA8 9 10,PB13 14 15管脚就无法用GPIO寄存器来控制了 ......
eeacc stm32/stm8
LDO与LC滤波
问题描述: 客户在电源使用中,要求输出纹波尽量小,但是又不想使用LDO。 解决方案: 可以在DC/DC后端增加LC滤波。 下面以TPS84259为例,比较几种配置下的纹波输出情况: ......
qwqwqw2088 模拟与混合信号
EE官方zigbee技术交流群的建立
之前zigbee版块一直没有QQ技术交流群,现在特意创立一个,群号是 243090717。希望加入的坛友不要发垃圾广告,否则一律T除,大伙一起相互学习交流,提高技术水平。...
wateras1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2535  2616  1445  2086  2794  19  39  31  57  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved