电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510QBA-CAAG

产品描述osc prog 2.5V cmos 25ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510QBA-CAAG概述

osc prog 2.5V cmos 25ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
TI促销,我抢红包!【晒单抢红包,抢楼专用】(已颁奖)
活动页面:>>TI促销,我抢红包! 抢楼时间:即日起-9月16日 活动内容: 1、开始抢购:点击TI 3款产品促销页面,购买TI estore 3款促销产品任意产品!(优惠到9月16日,库存有限!) 以上 ......
soso TI技术论坛
低功耗,大显示,MSP430FR4x你的理想之选!
您在寻找用于执行多种功能的简单微处理器吗? 您需要驱动大型显示屏、集成外部存储器或感测模拟输入吗? 基于 FRAM 的新型 MSP430FR4x MCU系列可为您 ......
eric_wang 微控制器 MCU
WINCE自带的PDDS3C2410_SER.CPP代码
要编一个串口摄像头的驱动,但我连WINCE自带的PDDS3C2410_SER.CPP代码都看不懂,这里面的硬件设置和裸机的S3C2410设置相差好大啊,代码又长,完蛋了.......该怎么办呢?请问那里能找到参考的资料呢?...
ronc 嵌入式系统
EVC4下 使用WININET的网络连接问题
开启一个线程,使用WININET下载 上传数据: 部分代码如下: int uParam = 5000; int iTimeOut = 5000, iSendTimeOut = 1000, iRecvTimeOut = 7000, iDataSendTO = 1000, iDataRecvTO = 7 ......
action99 嵌入式系统
最近在做激光设备的程序防护方面,老板特别重视这一块儿,各位大神们有什么好的方...
最近在做激光设备的程序防护方面,老板特别重视这一块儿,各位大神们有什么好的方法介绍不?...
UP798 嵌入式系统
小梅哥和你一起深入学习FPGA之数码管动态扫描
在电子系统中,通常都需要有输出设备来输出或显示一定的信息,以指示当前系统运行的状态。在以单片机和ARM为主的电子系统中,液晶屏是理想的输出设备。而FPGA则因为其独特的硬件结构,如果用R ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1589  2351  2190  2493  1087  23  37  15  3  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved