电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ACT109SC_Q

产品描述触发器 dual J-K flip-flop
产品类别半导体    其他集成电路(IC)   
文件大小335KB,共12页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 全文预览

74ACT109SC_Q概述

触发器 dual J-K flip-flop

文档预览

下载PDF文档
74AC109, 74ACT109 Dual JK Positive Edge-Triggered Flip-Flop
March 2007
74AC109, 74ACT109
Dual JK Positive Edge-Triggered Flip-Flop
Features
I
CC
reduced by 50%
Outputs source/sink 24mA
ACT109 has TTL-compatible inputs
tm
General Description
The AC/ACT109 consists of two high-speed completely
independent transition clocked JK flip-flops. The clocking
operation is independent of rise and fall times of the
clock waveform. The JK design allows operation as a
D-Type flip-flop (refer to AC/ACT74 data sheet) by
connecting the J and K inputs together.
Asynchronous Inputs:
LOW input to S
D
(Set) sets Q to HIGH level
LOW input to C
D
(Clear) sets Q to LOW level
Clear and Set are independent of clock
Simultaneous LOW on C
D
and S
D
makes both
Q and Q HIGH
Ordering Information
Order
Number
74AC109SC
74AC109SJ
74AC109MTC
74ACT109SC
74AC109MTC
74ACT109PC
Package
Number
M16A
M16D
MTC16
M16A
MTC16
N16E
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
Connection Diagram
Pin Descriptions
Pin Names
J
1
, J
2
, K
1
, K
2
CP
1
, CP
2
C
D1
, C
D2
S
D1
, S
D2
Q
1
, Q
2
, Q
1
, Q
2
Description
Data Inputs
Clock Pulse Inputs
Direct Clear Inputs
Direct Set Inputs
Outputs
FACT™ is a trademark of Fairchild Semiconductor Corporation
.
©1988 Fairchild Semiconductor Corporation
74AC109, 74ACT109 Rev. 1.5
www.fairchildsemi.com
FPGA设计中关键问题的研究
随着FPGA(Field Programmable Gate Array)容量、功能以及可靠性的提高,其在现代数字通信系统中的应用日渐广泛。采用FPGA设计数字电路已经成为数字电路系统领域的主要设计方式之一。在信号的处 ......
songbo FPGA/CPLD
有什么适合LED色温调节的芯片,可以实现LED色温的无级调节?
有什么适合LED色温调节的芯片,可以实现LED色温的无级调节? ...
vinarhuang DIY/开源硬件专区
djyos的可移植性(三)
1.2. 数据位宽 再谈谈数据类型长度的问题,笔者认为,这是C语言的一个缺陷,它只定义了数据类型的名字,却没有明确它的数据长度。C语言的数据长度,可笑得很,它不是由标准定义的,而是由 ......
djyos 实时操作系统RTOS
纽扣间谍摄像机
52385日本Thanko公司日前推出了一款通常只有在电影中才能看到的“隐秘行动装备”:可以伪装成纽扣的数码摄像机。该摄像机整体只有U盘大小,具体尺寸为70x15x10mm。一端伪装为衬衣纽扣的部分就是 ......
xyh_521 创意市集
wince里关于gps的问题
我在wince里用GPSOpenDevice先打开设备,然后 GPS_DEVICE pGPSDevice = {0}; pGPSDevice.dwVersion = GPS_VERSION_1; pGPSDevice.dwSize = sizeof(pGPSDevice); 用GPSGetDeviceSt ......
jiangaayjake 嵌入式系统
各位大大们,我要选择那个类型的DSP做开发?
要做图像处理里面的表面检测,实时性要求要高,最近看了C642X ,C645X,DM643X 这三个系列 那个最好 ???谢谢了~~~...
xzc444 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1043  118  212  267  664  21  3  5  6  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved