电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATCA40.000/24.704

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATCA40.000/24.704概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATCA40.000/24.704规格参数

参数名称属性值
Objectid106649545
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
大家帮忙推荐推荐空调~
最近需要买空调,虽然看了都在涨价,但是刚需,也没办法 卧室用,11㎡左右 预算2K 由于啥也不懂,希望大家帮忙推荐推荐 ...
Kkk- 聊聊、笑笑、闹闹
积分电路原理之新解——放大器与电容的变身
在网上看到一篇对积分电路以及如何理解电容作用相当不错的文章,可以作为定性研究积分电路的一种方法,转载供学习参考。 将反相放大器中的反馈电阻,换作电容,便成为如图一所示的积分 ......
fish001 能源基础设施
程序员朋友的乐园——程序员俱乐部
有一个程序员俱乐部,在周末的时候还会组织最新技术专题讲座,讨论会,也有组织球赛或文艺活动,挺不错的,十一有奖活动正在进行,大家有兴趣来参加.呵呵! http://club.xasoft.org ......
huangl53 嵌入式系统
串口求助
问题:为什么发的和收到的不一样啊比如发00收得的是80等等程序如下:#include<reg52.h>void init(){ EA=1; ES=1; TMOD=0x20; SCON=0x50; TH1=0xfd; TL1=0xfd; TR1=1; }void main(){ init() ......
张丽山 51单片机
ucos的任务堆栈
每个任务都有自己的堆栈,堆栈必须申明为 OS_STK 类型,并且由连续的内存空间组成。可 以静态分配堆栈空间,也可以动态分配堆栈空间。 前半句明白,后半句迷惑。...
sxy4517 实时操作系统RTOS
请问f28035的EPWM中的AQCSFRC怎么理解?
请问 EPwm1Regs.AQCSFRC.all = 0xC; EPwm1Regs.AQCSFRC.all = 0x0;怎么区别呢?我看了数据手册,AQCSFRC的CSFB CSFA各包括四种模式: 00:Forcing disabled, i.e., has no effect 01:Forc ......
506977544 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2863  1846  1598  1151  516  58  38  33  24  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved