电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC110M000DGR

产品描述LVDS Output Clock Oscillator, 110MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NC110M000DGR概述

LVDS Output Clock Oscillator, 110MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC110M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率110 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CCS6.0 的主题修改
本帖最后由 ansibob 于 2016-8-1 08:59 编辑 在CCS6.0的编辑环境(背景,和文字主题)上走了一点弯路。 后来改正搜索关键词,ccs 是基于Eclipse的,所以就搜索Eclipse 主题,在http:// ......
ansibob 微控制器 MCU
短信远程控制器
关键词:短信远程控制器 短信控制器 GSM短信远程控制器 水泵远程控制器 水泵控制器 手机控制工业设备 景观灯远程控制 短信控制开关 短信报警控制器 短信远程报警控制器 电话远程控制器 手机远程 ......
jnhuichi02 综合技术交流
想知道贴片电容由于温漂产生的容值变化这种方法对不对?
我是0603封装的贴片电容,X7R型号的,规格书在上面,图片是资料里给出的环境温度带来的容值变化,问题曲线容值变化为什么都是负的?网上不是说有正温度系数和负温度系数两种嘛?这属于负温度系 ......
西里古1992 模拟电子
【NXP Rapid IoT评测】Rapid-Iot 启动过程(K64部分)分析
本帖最后由 cruelfox 于 2019-1-19 14:13 编辑   NXP Rapid-IoT kit 包含两个MCU, 其中K64是主CPU, 使用在线环境开发的应用程序就是在它上面运行的。通过对下载的源码包进行分析,以及借助 ......
cruelfox 无线连接
Cyclone II FPGA评估板使用手册,比较时候初学者看
Cyclone II FPGA评估板使用手册,比较时候初学者看.我们第二版的示波器就打算用他....
莫恩 DIY/开源硬件专区
请教一个问题关于PAC的
Why PAC is always used after PSS?...
merelei 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2898  1493  2290  350  2198  31  1  39  33  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved