电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

3612M151K

产品描述Ind,Ferrite,150uH,10% +Tol,10% -Tol,1210 Case
产品类别无源元件    电感器   
文件大小86KB,共4页
制造商TE Connectivity(泰科)
官网地址http://www.te.com
下载文档 详细参数 全文预览

3612M151K概述

Ind,Ferrite,150uH,10% +Tol,10% -Tol,1210 Case

3612M151K规格参数

参数名称属性值
包装说明1210
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
SMD Chip Inductor
Type 3612 Series
Type 3612 Series
Characteristics -
Electrical - Style M (Economy)
Inductance
Code
R22
R27
R33
R39
R47
R56
R68
R82
1R0
1R2
1R5
1R8
2R2
2R7
3R3
3R9
4R7
5R6
6R8
8R2
100
120
150
180
220
270
330
390
470
560
680
820
101
121
151
181
221
Inductance
(µH)
0.22
0.27
0.33
0.39
0.47
0.56
0.68
0.82
1.0
1.2
1.5
1.8
2.2
2.7
3.3
3.9
4.7
5.6
6.8
8.2
10.0
12.0
15.0
18.0
22.0
27.0
33.0
39.0
47.0
56.0
68.0
82.0
100.0
120.0
150.0
180.0
220.0
Tolerance
(±%)
10
10
10
10
10
10
10
10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
5/10
Q
Min
25
25
25
25
25
25
25
25
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
30
20
20
20
20
20
LQ Test
Freq. (MHz)
25.2
25.2
25.2
25.2
25.2
25.2
25.2
25.2
7.96
7.96
7.96
7.96
7.96
7.96
7.96
7.96
7.96
7.96
7.96
7.96
2.52
2.52
2.52
2.52
2.52
2.52
2.52
2.52
2.52
2.52
2.52
2.52
0.796
0.796
0.796
0.796
0.796
S.R.F.
(MHz)
230
210
190
175
160
150
135
125
115
100
90
85
80
75
65
60
55
50
45
40
36
33
30
27
25
22
20
20
15
15
15
11
10
10
8
7
7
Rdc Max
(ohms)
0.29
0.32
0.35
0.39
0.44
0.49
0.55
0.61
0.69
0.75
0.75
0.82
0.95
1.10
1.20
1.30
1.50
1.60
1.80
2.00
2.10
2.50
2.80
3.30
3.70
5.00
5.60
6.40
7.00
8.00
9.00
10.00
10.00
11.00
15.00
17.00
21.00
Idc
(mA) Max
360
345
330
305
290
275
260
245
230
215
210
200
190
180
180
175
165
160
150
140
140
125
120
110
105
90
85
80
75
70
65
60
60
55
50
50
45
The 3612 series is a standard
12:10 moulded winding on ferrite, of
particularly high quality and reliability.
Packaged in reels of 2000 pieces these
devices are used on automatic pick
and place machines for high speed
mounting.
Wide
solder
coated
integrated terminals aid accurate
placement. The 3612 series is offered
in five versions, the M, L, S, T and P
styles. The M is an economy version,
the L offers low inductance values, the
S is shielded whilst the T is the
standard style. The P style is a
recently introduced power version
offering surprisingly high current
carrying capability.
Key Features
I
I
I
I
I
I
I
Inductance of 0.01µH
to 470µH
Suitable for Dip and Wave
Solder
Small Size - 3.2 x 2.5mm
(1210)
Temperature Range
-20°C to +100°C
Taped to IEC 286 Pt3
Laboratory Design Kits
Available
High Reliability
Characteristics -
Electrical - Style S (Shielded)
Inductance
Code
100
120
150
180
220
270
330
390
470
560
680
820
101
121
151
181
221
271
Inductance
(µH)
10
12
15
18
22
27
33
39
47
56
68
82
100
120
150
180
220
270
Tolerance
(±%)
10
10
10
10
10
10
10
10
10
10
10
10
10
10
10
10
10
10
Q
Min
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
Q Test
Freq. (MHz)
5.0
5.0
5.0
5.0
5.0
5.0
5.0
5.0
5.0
5.0
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
S.R.F.
(MHz) Min
30
28
25
23
20
18
17
15
14
13
12
11
10
9
5
5
4
4
Rdc Max
(W)
1.80
2.00
2.20
2.50
2.80
3.20
3.50
3.80
4.00
4.50
5.00
6.00
7.00
8.00
9.00
11.00
12.00
14.00
Idc
(mA) Max
18
17
15
13
12
10
10
9
8
7
6
6
5
5
5
5
5
5
Literature No. 1773142
Issued: 07-05
Dimensions are shown for
reference purposes only.
Dimensions are in millimetres
unless otherwise specified.
Specifications subject to
change.
www.tycoelectronics.com
passives.tycoelectronics.com
wince5.0 nand flash 驱动问题
最近要向一个基于mips的soc上移植nand flash驱动,对wince了解不深,nand flash也不懂。有几个疑问不明白,请达人解惑。 1.我看到wince提供了WINCE500\PUBLIC\COMMON\OAK\DRIVERS\BLOCK\MS ......
farmerhou 嵌入式系统
FPGA设计入门学习(基本概念认识)
1 数字电路设计中的几个基本概念: 1.1 建立时间和保持时间:建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升 ......
eeleader FPGA/CPLD
单片机
本人现在做毕业设计,题目是用AT89051和ADC0809设计多路数字电压表,望高手能够指点一下,不甚感激!...
123pan 嵌入式系统
奖品转让咯~TI大学计划20周年幸运雨的双肩包,80块转手啦
本帖最后由 anqi90 于 2016-11-2 16:59 编辑 如题,实在是用不到双肩包了,打算换个蓝牙音箱 呃...刚刚手印签到的也颁奖了,竟然中了一个蓝牙音箱.....那就不换了,看有没有想收的了~ 降价 ......
anqi90 淘e淘
项目前期分析可行性报告
大家好。小弟做数字也有2年多了。前面都是做的底层实现既从详细方案开始一直到最后的FPGA上板都经历过,对于细节比较清楚。但缺少项目整体的经验,特别是功耗,面积,规模,电压电流这种前期分 ......
xiaoxin1 FPGA/CPLD
共享一份论文的评分规则
本帖最后由 paulhyde 于 2014-9-15 09:34 编辑 一份整理出来的论文评分规则!与大家分享!大赛即将来临,大家一起加油! ...
xuri007888 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 959  73  2054  2629  1308  48  25  41  42  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved