电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001KG-1104CDI8

产品描述IC osc clock QD freq 10clcc
产品类别半导体    模拟混合信号IC   
文件大小163KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

8N4Q001KG-1104CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001KG-1104CDI8 - - 点击查看 点击购买

8N4Q001KG-1104CDI8概述

IC osc clock QD freq 10clcc

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
低相噪高纯谱数字捷变频合器的实现
低相噪高纯谱数字捷变频合器的实现...
fighting 模拟电子
开心点?!
本帖最后由 chuntsuan 于 2017-2-8 14:59 编辑 工作开心点 此内容由EEWORLD论坛网友chuntsuan原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
chuntsuan 工作这点儿事
STM8SMCU对周围器件的干扰
大家使用STM8S的时候有没有发现它对周围其他器件产生干扰??? 我们有个产品有收音功能,使用STM8S对比使用瑞萨MCU的收音效果,STM8S要明显差很多. 只有STM8S进入复位状态(NRST直接接地) ......
联合国 stm32/stm8
对电信说拜拜!
本人在深圳工作15年,一直是电信的忠实用户,但现在发生的一件事即将改变我:2010年7月1日装了一条电信的宽带,半年套餐,装机人员没有与我签书面合约。 2010年8月15日我搬家到蛇口,套餐不能升级 ......
PowerAnts 聊聊、笑笑、闹闹
【晒样片】+ 样片申请流程
今儿个我的样片也到了。哈哈,晒一下。 个人感觉设计套装实在一点,如果有机会做又不至于浪费。所以申请了TI设计套装。 162344 162345 根据里边的一键添加功能把需要的芯片都加入到购物 ......
lonerzf TI技术论坛
基于“柔性测试”技术的军工测试系统设计
作者:高天虹 汪海波 北京中科泛华测控技术有限公司 来源:电子产品世界 现代军工测试系统面临的新挑战 现代军工行业特点要求我们在搭建测试系统时,需要充分考虑其对以下几方面的需求。 ......
安_然 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 373  1862  2214  2164  304  2  24  34  23  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved