电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDTCV123PVG8

产品描述IC flexpc clk progr P4 56-ssop
产品类别半导体    模拟混合信号IC   
文件大小87KB,共16页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 选型对比 全文预览

IDTCV123PVG8概述

IC flexpc clk progr P4 56-ssop

文档预览

下载PDF文档
IDTCV123
PROGRAMMABLE FLEXPC™ CLOCK FOR P4 PROCESSOR
COMMERCIAL TEMPERATURE RANGE
PROGRAMMABLE FLEXPC™
CLOCK FOR P4 PROCESSOR
IDTCV123
FEATURES:
• One high precision PLL for CPU, with SSC and N program-
mable
• One high precision PLL for SRC/PCI/SATA, SSC and N pro-
grammable
• One high precision PLL for 96MHz/48MHz
• Band-gap circuit for differential outputs
• Supports spread spectrum modulation, down spread 0.5%
• Supports SMBus block read/write, index read/write
• Selectable output strength for REF
• Allows for CPU frequency to change to a higher frequency for
maximum system computing power
• Available in SSOP package
DESCRIPTION:
IDTCV123 is a 56 pin clock device. The CPU output buffer is designed to
support up to 400MHz processor. This chip has three PLLs inside for CPU/
SRC/PCI, SATA, and 48MHz/DOT96 IO clocks. One dedicated PLL for Serial
ATA clock provides high accuracy frequency. This device also implements
Band-gap referenced I
REF
to reduce the impact of V
DD
variation on differential
outputs, which can provide more robust system performance.
Static PLL frequency divide error can be as low as 36 ppm, worse case 114
ppm, providing high accuracy output clock. Each CPU/SRC/PCI, SATA clock
has its own Spread Spectrum selection, which allows for isolated changes
instead of affecting other clock groups.
OUTPUTS:
• 2*0.7V current –mode differential CPU CLK pair
• 8*0.7V current –mode differential SRC CLK pair, one dedicated
for SATA
• One CPU_ITP/SRC selectable CLK pair
• 8*PCI, 3 free running, 33.3MHz
• 1*96MHz, 1*48MHz
• 2*REF
KEY SPECIFICATION:
CPU/SRC CLK cycle to cycle jitter < 85ps
SATA CLK cycle to cycle jitter < 85ps
PCI CLK cycle to cycle jitter < 250ps
Static PLL frequency divide error < 114 ppm
Static PLL frequency divide error for 48MHz < 5 ppm
FUNCTIONAL BLOCK DIAGRAM
PLL1
SSC
N Programmable
CPU CLK
Output Buffers
Stop Logic
CPU[1:0]
X1
XTAL
Osc Amp
CPU_ITP/SRC6
I
REF
REF[0:1]
ITP_EN
X2
SDATA
SCLK
SM Bus
Controller
PLL2
SSC
N Programmable
SRC CLK
Output Buffer
Stop Logic
SRC[6:0]
SATA_SRC
PCI[5:0], PCIF[2:0]
I
REF
V
TT_PWRGD
#/PD
Control
Logic
FSA.B.C
PLL3
48MHz/96MHz
Output BUffer
DOT96
48MHz
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
© 2004 Integrated Device Technology, Inc.
MAY 2004
DSC-6538/6

IDTCV123PVG8相似产品对比

IDTCV123PVG8 IDTCV123PVG IDTCV123PV8
描述 IC flexpc clk progr P4 56-ssop IC flexpc clk progr P4 56-ssop IC flexpc clk progr P4 56-ssop
关于红外避障电路的距离
这是网上找的电路,测试距离只有不到10CM,请问怎么增加距离?我在DO那里加了个NPN三极管,没效果,又把接收管换成了HS0038,结果反而没有反应了 615524 ...
sky999 PCB设计
FPGA最小系统设计
我在做FPGA最小系统的时候,当晶振输出管脚没有接在FPGA的GCLK的时候输出的幅值是最大2.78V,最小1.88V。但是我接到FPGA的GCLK的时候,最大值降到2.3V左右。请问这是什么原因引起的?我的晶 ......
ottomia1 FPGA/CPLD
步进电机回零后间歇抖动---求助
我现在使用PLC+位置模块+步进电机做控制,发现以下问题: (FX2N-80MR的PLC,FX2N-20GM位置模块,深圳雷塞步进马达;) 1、步进电机回零后会间歇性的抖动; 2、FX2N-20GM位置模块的检测发现一 ......
eeleader-mcu 工业自动化与控制
想做一个液晶设置界面,数字是按位设定?感觉方法不是很好,请教各位大神有没有好方法
想做一个液晶设置界面,数字是按位设定?我用的是无字库的12864液晶,想做数值设定,比如123,先设置百位选中之后按+ - 键完成设定后切换到十位,设定完成后再切换到个位,最后退出设定。我的想 ......
z755924843 单片机
转——特斯拉电池暴力拆卸视频
这个拆解小组对特斯拉真的是热爱有加,记得前段时间他们为了看看特斯拉电池里面究竟有什么,竟然把Model S电池拿来拆解: 挺二的,不过看了有一种特别爽的感觉,难道每个人心里都住着一 ......
btty038 聊聊、笑笑、闹闹
单芯片的一致多处理(图)
随着SoC设计元件的出现,如MIPS32 1004K一致处理系统(CPS),单操作系统条件下的片上对称多处理(SMP)已经成为了一种真正的设计选择,而系统架构师也需要了解其优点和局限性。 任务越多,越 ......
maker 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2426  743  1690  297  961  49  15  35  6  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved