电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FB-CDG

产品描述osc prog 2.5V lvds high 25ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

590FB-CDG概述

osc prog 2.5V lvds high 25ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
牛人给个明路!
我很想学嵌入式的知识,但我实在不知道该从哪学起,迷惘了好多天,请大牛们给我指个方向!...
sypanyue 嵌入式系统
【ESP8266】安装esptool.py
在使用ESP8266模块时,通常会用到一些刷机软件。官方提供了nodemcu_flasher、ESPFlashDownloadTool、ESP8266Flasher等下载工具,但是缺少更底层的工具,不能进行读取、擦写、校验等功能。 ES ......
dcexpert MicroPython开源版块
一周测评情报来啦~~~~~~~~
hello,大家好~~久违啦~~咱们的一周测评情报来了~~快来看看最近的动态吧~~ 处于申请期的活动: 1.免费测评乐鑫ESP32-C3-DevKitM-1 2.ART-Pi来啦:高性能H7芯片、DIY利器 测 ......
okhxyyo 测评中心专版
无线通信
跟一个朋友网上讨论了一个有关无线通信的解决方案。讨论之余有些感叹。总的感觉是,频率越来越高,当然天线就越来越小,这使得双向通信成为了现实。小时候常常接触到的是中波和短波,长波听说过 ......
John_sea 无线连接
UART从HS0038B接收回来的数据该怎么处理送显
UART从HS0038B接收回来的数据(字符型 十六进制——红外温度传输)该怎么处理送显(通过SPI)到数码管 待解决的主要问题是如何处理: 十六进制 字符型数据处理成十进制数字型数据 ...
乁year 微控制器 MCU
一天天学用STM8
第一天,搞定了IAR + STLINK的download an debug 很郁闷的是买到手的STM三合一开发板上的STLINK居然不能连机,为此走了很多弯路。 折腾半天,直到IAR和STVP都不能连机STLINK时才怀疑这 ......
mati1111 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 443  2382  2714  1079  1436  25  45  8  57  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved