电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590NA-BDG

产品描述osc prog 3.3V lvds low 50ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

590NA-BDG概述

osc prog 3.3V lvds low 50ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
学懂电感线圈必会的10大知识点!(上) 功率放大器应用
学懂电感线圈必会的10大知识点!(上) 功率放大器应用 ...
aigtekatdz 测试/测量
学懂电感线圈必会的10大知识点!(下) 功率放大器应用
学懂电感线圈必会的10大知识点!(下) 功率放大器应用 ...
aigtekatdz 测试/测量
为了提高自动测试设备的吞吐量和运行时间,有哪些更好的供电方式?
半导体制造商正在对自动测试设备(ATE)公司提出更高的要求,要求他们能够快速可靠地设计出满足不断增长的 IC 需求的测试系统,并且尽可能少地增加成本。IC 制造商将测试成本(CoT)视为成本增 ......
eric_wang 测试/测量
【贝能高性价比ATSAMD51评估板】基准性能测试之四:并发计算基准测试livermore_loops
前言 利弗莫尔循环 (英语:Livermore loops,也称为利弗莫尔Fortran核或LFK)是计算机并发计算的基准测试。 过程 添加代码 获取代码 http://www.roylongbottom.org.uk/classic ......
qinyunti Microchip MCU
直播回顾:11月23日瑞萨电子 RA 系列产品开发工具之 FSP4.0.0 新特性介绍
直播时间:11 月 23 日(周三)上午10:00-11:30 直播主题:瑞萨电子 RA 系列产品开发工具之 FSP4.0.0 新特性介绍 观看回放:点击观看 ppt下载:点击下载 问答汇总: ......
EEWORLD社区 嵌入式系统
【贝能高性价比ATSAMD51评估板】基准性能测试之五:coremark测试
前言 根据手册描述coremark得分为403我们就实际测一测。 661714 过程 添加代码 获取代码 https://github.com/eembc/coremark 661708 添加头文件包含路径 661715 ......
qinyunti Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 379  2254  1468  1610  1146  50  10  38  34  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved