电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32A-FG484

产品描述fpga - 现场可编程门阵列 32k system gates
产品类别半导体    其他集成电路(IC)   
文件大小437KB,共50页
制造商Actel
官网地址http://www.actel.com/
下载文档 全文预览

A54SX32A-FG484在线购买

供应商 器件名称 价格 最低购买 库存  
A54SX32A-FG484 - - 点击查看 点击购买

A54SX32A-FG484概述

fpga - 现场可编程门阵列 32k system gates

文档预览

下载PDF文档
v2.0
HiRel SX-A Family FPGAs
Features and Benefits
Leading Edge Performance
215 MHz System Performance (Military Temperature)
5.3 ns Clock-to-Out (Pin-to-Pin) (Military Temperature)
240 MHz Internal Performance (Military Temperature)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and Design
Theft
Cold-Sparing Capability
Individual Output Slew Rate Control
QML Certified Devices
100% Military Temperature Tested (–55°C to +125°C)
33 MHz PCI Compliant
CPLD and FPGA Integration
Single-Chip Solution
Configurable I/O Support for 3.3 V/5 V PCI, LVTTL,
and TTL
Configurable Weak Resistor Pull-Up or Pull-Down for
Tristated Outputs during Power-Up
Up to 100% Resource Utilization and 100% Pin
Locking
2.5 V, 3.3 V, and 5 V Mixed Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
1149.1 (JTAG)
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
228
3
0
Yes
Yes
5.3 ns
0 ns
Std, –1
84, 208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
213
3
4
Yes
Yes
6.7 ns
0 ns
Std, –1
208, 256
Specifications
48,000 to 108,000 Available System Gates
Up to 228 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.25/0.22 µ CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (no sequencing required
for supply voltages)
Class B Level Devices
Three Standard Hermetic Package Options
Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary-Scan Testing
3.3 V / 5 V PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Package (by Pin Count)
CQFP
N o ve m b e r 2 0 0 6
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
高功率密度二次模块的实现方法
高功率密度二次电源模块是目前发展最快的电源产品之一。对于DC/DC低压大电流输出,副边采用同步整流的有源箝位正激变换器虽有一定优点,但却是一个使许多公司遭遇很大损失的美国专利。本文从现 ......
wstt 电源技术
大家帮帮我啊,我的Pocket PC2003无法运行是怎么回事啊?
我按照步骤安装了以下的套件:Activesync--eVC4--sp3--pocket PC2003SDK(之前我就是这样安装的,完全OK,还做了PDA的软件)。安装的时候没有任何问题,且都是默认路径和默认组件安装,安装完毕 ......
hufangger 嵌入式系统
ALTERA-MODESIM 仿真出错
在用ALTERA-MODESIM 进行功能仿真时正确,时序仿真出现如下错误: # ** Error: (vsim-SDF-3250) text_v.sdo(39): Failed to find INSTANCE '\a~I '. # ** Error: (vsim-SDF-3250) text_v. ......
火箭_1991 FPGA/CPLD
开关电源
424197有大佬可以帮忙看看这个电路的问题在哪里吗? 我用494搭mos管,中间加了一个2104 ...
YJJ盛夏 电源技术
晒WEBENCH设计的过程+电源架构设计工具,5VTO3.3;1.5;9V
设计要求 将5V直流电压转化为常用的3.3V;1.5V和9V常用电压电源。 进入WEBENCH设计工具界面点选POWER ARCHITECH标签,进入以下界面 在输入电压配置区,填写4-6V的输入电压范围, 点击右 ......
gaon 模拟与混合信号
电工用的万能表使用方法
一、指针表和数字表的选用: 1、指针表读取精度较差,但指针摆动的过程比较直观,其摆动速度幅度有时也能比较客观地反映了被测量的大小(比如测电视机数据总线(SDL)在传送数据时的轻微抖动) ......
totopper 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2280  509  156  597  248  46  11  4  13  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved