电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX36-PQG208M

产品描述fpga - 现场可编程门阵列 54k system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小552KB,共78页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A42MX36-PQG208M在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX36-PQG208M - - 点击查看 点击购买

A42MX36-PQG208M概述

fpga - 现场可编程门阵列 54k system gates

A42MX36-PQG208M规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明PLASTIC, QFP-208
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5.0V SUPPLY
最大时钟频率62 MHz
CLB-Max的组合延迟2.7 ns
JESD-30 代码S-PQFP-G208
JESD-609代码e3
长度28 mm
湿度敏感等级3
可配置逻辑块数量1184
等效关口数量54000
输入次数202
逻辑单元数量2438
输出次数202
端子数量208
最高工作温度125 °C
最低工作温度-55 °C
组织1184 CLBS, 54000 GATES
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装等效代码QFP208,1.2SQ,20
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)245
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度28 mm

文档预览

下载PDF文档
v3.1
40MX and 42MX Automotive FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative for Automotive
Applications
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
Ease of Integration
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
Maximum User I/Os
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
A40MX02
3,000
295
147
1
57
68
100
80
A40MX04
6,000
547
273
1
69
84
100
80
A42MX09
14,000
348
336
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
624
928
2
140
208
100
176
A42MX24
36,000
954
912
24
954
1,410
2
176
Yes
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
10
1,230
1,822
6
202
Yes
208, 240
Note:
While the automotive-grade MX devices are offered in standard speed grade only, the MX family is also offered in commercial,
industrial and military temperature grades with -F, Std, -1, -2 and -3 speed grades. Refer to the
40MX and 42MX Family FPGAs
datasheet for more details.
May 2006
© 2006 Actel Corporation
i
See the Actel website (www.actel.com) for the latest version of this datasheet.
检波电路和整流电路应该不一样吧,怎么我在网上搜的精密检波电路点进去全是讲的
半波整流电路或者全波整流电路,好奇怪 ...
西里古1992 电源技术
请教在飓风3FPGA上关于DDR接口实现的问题
在Cyclone111的25F324C5FPGA上实现DDR的时序接口电路,遇到很大的麻烦,由于该芯片没有对应的现成可调用的DQ和DQS模块,须手动编写接口VHDL程序,在DQS和DQ的读写时许实现上遇到很大麻烦,用PLL ......
eeleader FPGA/CPLD
华为资料,电容相关
华为资料,电容相关。基础资料 ...
suhaihui 综合技术交流
关于CPLD的小问题。。。求解
请问一下,在foundation3.1(我们学校用的)中,xc9500和spartan的电路图通用么?在spartan里的s10pc84画的图,可以编译成功,转成xc9500里的xc95108pc84无法用。。。有知道的么?谢谢啦,高手来 ......
诸葛小小呆 FPGA/CPLD
延时时间怎么计算?
请问在DCOCTL=0XEO; BCSCTL1=0X00; BCSCTL2=0X00; 下,延时10ns怎么写呢?C下怎么看指令周期呢?...
cryptowings 微控制器 MCU
【小梅哥SoC】AC501-SoC开发板默认Linux系统中LED开机闪烁关闭方法
本帖最后由 小梅哥 于 2019-1-29 11:13 编辑 问题描述 很多用户在拿到AC501-SoC开发板后,都会发现开发板上的两个FPGA侧IO驱动的LED开机后会默认闪烁,当用户做自己的实验时,如果用户希望 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1591  2465  702  1098  975  2  21  45  48  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved