电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LCXH2245MSAX

产品描述IC txrx bidirect bushold 20ssop
产品类别逻辑    逻辑   
文件大小212KB,共11页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74LCXH2245MSAX在线购买

供应商 器件名称 价格 最低购买 库存  
74LCXH2245MSAX - - 点击查看 点击购买

74LCXH2245MSAX概述

IC txrx bidirect bushold 20ssop

74LCXH2245MSAX规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SSOP
包装说明SSOP, SSOP20,.3
针数20
Reach Compliance Codecompliant
控制类型COMMON CONTROL
计数方向BIDIRECTIONAL
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度7.2 mm
逻辑集成电路类型BUS TRANSCEIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE WITH SERIES RESISTOR
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup8 ns
传播延迟(tpd)9.6 ns
认证状态Not Qualified
座面最大高度2.05 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
翻译N/A
宽度5.3 mm
Base Number Matches1

文档预览

下载PDF文档
74LCXH2245 Low Voltage Bidirectional Transceiver with Bushold and 26: Series Resistors in B Outputs
October 2000
Revised March 2005
74LCXH2245
Low Voltage Bidirectional Transceiver with Bushold
and 26: Series Resistors in B Outputs
General Description
The LCXH2245 contains eight non-inverting bidirectional
buffers with 3-STATE outputs and is intended for bus ori-
ented applications. The device is designed for low voltage
(2.5V and 3.3V) V
CC
applications. The T/R input deter-
mines the direction of data flow through the device. The OE
input disables both the A and B ports by placing them in a
high impedance state. The 26
:
series resistor in the B Port
output helps reduce output overshoot and undershoot.
The LCXH2245 is fabricated with an advanced CMOS
technology to achieve high speed operation while maintain-
ing CMOS low power dissipation.
The LCXH2245 data inputs include active bushold circuitry,
eliminating the need for external pull-up resistors to hold
unused or floating data inputs at a valid logic level.
Features
s
5V tolerant control inputs
s
2.3V–3.6V V
CC
specifications provided
s
Bushold on inputs eliminates the need for external
pull-up/pull-down resistors
s
7.0 ns t
PD
max (V
CC
3.3V), 10
P
A I
CC
max
3.0V)
s
Power down high impedance outputs
s
r
12 mA output drive B Port (V
CC
s
Implements patented noise/EMI reduction circuitry
s
Latch-up performance exceeds 500 mA
s
Equivalent 26
:
series resistor on B Port outputs
s
ESD performance:
Human body model
!
2000V
Machine model
!
200V
Ordering Code:
Order Number
74LCXH2245WM
74LCXH2245SJ
74LCXH2245MSA
74LCXH2245MTC
Package Number
M20B
M20D
MSA20
MTC20
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
Pb-Free 20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Shrink Small Outline Package (SSOP), JEDEC MO-150, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Pb-Free package per JEDEC J-STD-020B.
Logic Symbol
Connection Diagram
Pin Descriptions
Pin Names
OE
T/R
A
0
–A
7
B
0
–B
7
Description
Output Enable Input
Transmit/Receive Input
Side A Inputs or 3-STATE Outputs (Bushold)
Side B Inputs or 3-STATE Outputs (Bushold)
GTO
¥
is a trademark of Fairchild Semiconductor Corporation.
© 2005 Fairchild Semiconductor Corporation
DS500409
www.fairchildsemi.com
编译文件makefile的教程
什么是makefile?或许很多Winodws的程序员都不知道这个东西,因为那些Windows的IDE都为你做了这个工作,但我觉得要作一个好的和professional的程序员,makefile还是要懂。这就好像现在有 ......
Jacktang DSP 与 ARM 处理器
MSP430--低功耗模式
1.CPU的结构:16个寄存器R0-R15,16位算数逻辑单元ALU和一个指令控制单元。 2.寄存器中R4-R15是通用寄存器没有特殊功能。 R0-R3具有特殊性: R0:程序计数器PC(Program counter),存放 ......
Aguilera 微控制器 MCU
VC和DDK
本人用VC编程,要用到DDK里的函数如:CM_Enumerate_Classes(IN ULONG ulClassIndex,OUT LPGUID ClassGuid,IN ULONG ulFlags);我已经在VC工具- >选项- >目录中添加了D:\WINDDK\3790.1830\INC\ ......
tclbbq 嵌入式系统
LVDS的收发问题,
(cyclone的EP1C6Q240C8N)实现LVDS的收发,结果出现好多问题,我用板子上的2对I/O引脚做LVDS的收发端(也就是自发自收),用的是板子自带的50MHZ作为LVDS的收发时钟,结果完全编译的时候出问题了 ......
eeleader FPGA/CPLD
这个电路图怎么画的啊
用DXP画的都分成了几部分,这个整个的图怎么画啊...
白丁 PCB设计
另一只深圳“企鹅” 没能熬过“互联网严冬”
1999年9月7日,5个年轻人在华强北赛格工业园创立蓝点软件技术(深圳)有限公司。后来蓝点在美国三板市场上市,市值一度达4亿美元。  当时工业园里有两家以企鹅为公司标志的企业:楼上的腾讯 ......
张无忌1987 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1868  382  6  516  2613  23  55  34  45  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved