电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCA41.943/20.480

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACCA41.943/20.480概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCA41.943/20.480规格参数

参数名称属性值
Objectid106659985
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
mage32 串口USART 数据收和发异常,求助
各位大侠好,本人使用AVR Mage32,收和发数据有点问题,求助。一、初始化配置USART代码见下,void uart0_init(void) //初始化COM0 { UCSRC = (1...
szkenvin Microchip MCU
求助:便携心电测试仪应该做要哪些认证?
公司在做便携心电测试仪。不知道需要做哪些认证和要遵循哪些标准?有知道的坛友么?? ...
okhxyyo 医疗电子
RF设计工具 ----- 很不错的
254447 254446 254449 254451 地址: http://leleivre.com/rftools.html ...
dontium 无线连接
32如何通过用矩阵键盘来调节输出的PWM
本人菜鸟一个,希望论坛大神可以提出建议,最好是能给出程序,在此谢过各位了 ...
M1996320 stm32/stm8
这个引脚是不是没有建立连接
file:///C:/Users/Administrator/AppData/Roaming/Tencent/Users/529007909/QQ/WinTemp/RichOle/AVK3Y~DHZD(X9]IE7Y P这个引脚是不是没有建立连接...
清风403 FPGA/CPLD
为何在platform.bib和platform.reg加入驱动后,内核中没有啊?
我在platform.bib和platform.reg中加入了驱动 并且驱动也放到了release目录下 为何不能编入到内核中呢? 而且我看了下reginit.ini和ce.bib中也没有相应的信息 请问高手们问题出在哪里啊?...
xag129 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 503  209  1274  2791  1517  11  5  26  57  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved